电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA613M000DGR

产品描述LVPECL Output Clock Oscillator, 613MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RA613M000DGR概述

LVPECL Output Clock Oscillator, 613MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA613M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率613 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
差点以为51板块凉了
刚接触的51,网上好不容易才找到几个好点的论坛,一看好几个活跃人数都挺少,新帖也挺少; 到这之后,看最新发表,发现发帖时期挺新,帖子也不少,吾心甚慰。 另,请坛友分享几个涉及51 3 ......
大一王 51单片机
简述PCB双层板布线技巧
简述PCB双层板布线技巧 来源:深圳龙人计算机 发布者:站长 时间:2009-11-4 阅读:832次   以电池供电产品之高度竞争市场中,当考虑目标成本时总是要求设计者在设计中使用双 ......
安_然 模拟电子
1+1和1:1保护区别
1+1保护和1:1保护的区别 1+1指发端在主备两个信道上发同样的信息(并发),收端在正常情况下选收主用信道上的业务,因为主备信道上的业务一模一样(均为主用业务),所以在主用信道损坏时,通 ......
flyinashely 传感器
LPC1769 驱动LCD1602 的程序如下,小弟初学者,求高手帮忙!!!
下面是我的程序,我把1602的RS,RW,E用P2【3】P2【4】 P2【5】 数据端口用P0【0——7】 系统编译时无错,不知道哪里有问题,请高手指教啊 软件使用的LPCXpresso v3.6.3_317 #include " ......
流水若冰 NXP MCU
【TI荐课】#TI 毫米波雷达技术介绍#
//training.eeworld.com.cn/TI/show/course/4353...
zy1359199 TI技术论坛
电子电路资料荟萃
电子电路资料荟萃 如果下载的软件需要解压密码,密码可能是:wwww.ec66.com或者www.ecbbs.com如果上述密码还不能解压,可能原因有两个:1、下载过程出错,重新下载该文件2、您所使用的WIN ......
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1208  1890  1556  22  1128  32  26  33  48  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved