电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WC26M0000DG

产品描述CMOS/TTL Output Clock Oscillator, 26MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WC26M0000DG概述

CMOS/TTL Output Clock Oscillator, 26MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WC26M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率26 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
stm32f407 串口6波特率为1200时,波形完全不对
哥们用的是 stm32f407ZGT6. 就是发现串口6(以串口1开始算,就是 uart5)有点问题。 前期一直用2400的波特率好好的。 后来一个地方要用1200了,发现死活通信不上,查了一回发现乖乖 ......
辛昕 stm32/stm8
结交数据库高手
我目前正在弄一个项目用到sql ce、VS.net2005、sql server 2005、windows Ce,就是在windows ce平台开发一个软件,软件实现从数据库调出数据并显示在监控界面上的功能。希望高手可以和我交流一 ......
appleji2009 嵌入式系统
液晶汉字取模方法
请教大虾们:如何把16*16的字库压缩为16*8的字库, 可以在画图程序里做 用小字库取模,得到是12*12的,其实是16*12的,如果非要16*8的只有用字模软件自己画了,就是在那个16*8的区域里自己画点 ......
eeleader 单片机
上拉电阻并联一个二极管有什么用
如图,一款以太网收发芯片的复位电路上除了有电容和电阻之外,还在上拉电阻上并联了一个二极管,这个二极管的作用是什么 406983...
lingking 模拟电子
关于《高密度电源系统的PCB布局与散热设计系统》学习后的改进意见,请网站以“编者...
关于《高密度电源系统的PCB布局与散热设计系统》学习后的改进意见,请网站以“编者按”方式补充,很希望改进。 看后 总体感觉,普通话不标准,听得很吃力,但还是听得懂的。有 ......
ppiicc 电源技术
2011年电子设计大赛单摆的程序
新手...求2011年电子设计大赛单摆的程序,自己真心不会写...
三色堇 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 115  1153  1279  1121  1559  10  44  30  32  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved