电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RC1303M00DGR

产品描述LVPECL Output Clock Oscillator, 1303MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RC1303M00DGR概述

LVPECL Output Clock Oscillator, 1303MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RC1303M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1303 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
寻求做过机床控制软件的人
寻求做过机床控制软件的人一起合作,兼职也可以!要求做个机床控制软件,特别是激光切割机器类软件的```` 有意者联系QQ:183273519 或者hefei_cn@163.com 2010.6.20...
stanl 嵌入式系统
请教vxworks问题
我用优盘引导从硬盘加载vxworks进入系统界面后,出现提示:“WDB:Agent configuration failed" 以及"Network END device not initialized",请问是什么原因啊?是不是网卡加载有问题,是的话该 ......
fall8950 实时操作系统RTOS
ZIGBEE学习
大家有学习ZIGBEE的吗? 是不是为学子这个东东感到苦恼:不知道如何下手 买一套模块还花费很多钱。其实不必的。官方网站已经提供了全部的资料 甚至包括开发板的原理图以及PCB 国内还有翻译好的P ......
kouyu 无线连接
s3c6410时钟系统配置
请大虾给个6410的时钟配置程序,使用PLL配置时钟源ARMCLK=533M,PCLK=66M的程序,在此先说声谢谢。。...
ajungle ARM技术
50Hz和SPWM一起产生的问题
下载 (74.92 KB) 2010-10-10 10:54 50Hz的方波怎么和SPWM一起产生...
SiangLiu stm32/stm8
c语言头文件嵌套包含问题
如题,大家对c语言头文件嵌套包含是如何处理和看待的? 嵌套包含如 a.c中包含b.h,b.c中包含a.h。 看到c语言程序设计现代方法第2版中这样写道: “就传统而言,c程序员避免使用嵌套包含。(c ......
白丁 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 682  121  1447  1743  467  56  27  14  41  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved