电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DB529M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 529MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DB529M000DGR概述

CMOS/TTL Output Clock Oscillator, 529MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DB529M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率529 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
晒衣服啦
我不是爱显摆地人。但这个得晒下。因为我记得开早车把板焊出一次通过并得的奖。 本来我早就拍下了,好像星期一到地。 121798 试了下,老好了。下面是特写 121799 希望大家多多 ......
ddllxxrr 聊聊、笑笑、闹闹
OLEDB+SQLCE3.0开发
第一次接触OLEDB 不懂如何下手.有人可以大概给个流程吗?或一个简单例子? QQ9737964 E-MAIL:lmj1912@163.com...
vv0147 嵌入式系统
多功能调试测试助手-DDS直接频率合成AD9834
环境说明:CubeSuites+ 由于该环境不支持中文,所以对程序可读性带来很多麻烦,乘有空闲时间可以把使用到的外设程序好好列列 多功能调试测试助手-DDS直接频率合成AD9834 文件: AD9834.c ......
蓝雨夜 瑞萨MCU/MPU
征集:社区直播间要改造,你想要哪些新功能?
征集有效期:即日起至2020年2月20日 可爱的广大坛友: 新年好。2020年,社区有意向改造一下直播间用户体验;你想要直播间新增什么功能 或者 感觉直播间还缺点什么?(目前直播间具备 ......
nmg 为我们提建议&公告
运放 正反馈 虚短与虚断
本帖最后由 破风浪挂云帆 于 2017-7-4 11:48 编辑 按理说,运放正反馈 是不会出现虚短与虚断的情况下,但是下面的电路有点令人费解,求大神可以帮忙分析一下:虽然是正反馈,但加入三极管之 ......
破风浪挂云帆 模拟电子
【项目外包】传真协议、T.4协议实现
传真协议、T.4协议实现 项目预算:¥ 1,000~5,000 开发周期: 5 天 项目分类: 嵌入式 竞标要求: 项 ......
CSTO项目交易 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2510  2814  2274  1470  2088  51  57  46  30  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved