电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB189M000BG

产品描述LVPECL Output Clock Oscillator, 189MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB189M000BG概述

LVPECL Output Clock Oscillator, 189MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB189M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率189 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
需要HJc52函数集
需要HJc52函数集, ...
网易663 51单片机
看来路上的监控摄像头还是有用的......
今天坐城铁,说是一起交通肇事,撞人后逃逸 被撞人好好走在路上,被后面来的黑色捷达撞翻了,当场死亡; 捷达车主连停都没停就走了,也许注定这将是一起“费尽周折”的交通肇事案 正当 ......
老夫子 工业自动化与控制
[TI首届低功耗设计大赛]--从点亮一个LED迈出一小步--续
主要给大家贡献点资料其实好多资料已经有人发过了这里边主要为led和按键的视频,还有IAR软件的破解方法。 其实在上一节中我们忽略了一个非常重要的问题及时钟这是一个和功耗 ......
908508455a 微控制器 MCU
MSP432开发板连接XDS100V2仿真器提示错误Unable access to the DAP
MSP432开发板连接XDS100V2仿真器提示错误Unable access to the DAPP,我使用的官方的开发板,硬件没有错误,软件也没有错误,驱动 如下图。 ...
尹子予刘学 微控制器 MCU
S3C2440A_IOPORT_REG 中每个字段的含义是什么?
typedef struct { UINT32 GPACON; // Port A - offset 0 UINT32 GPADAT; // Data UINT32 PAD1; UINT32 GPBCON; / ......
zserfv8210 嵌入式系统
【MPS商城钜惠体验季】开箱
本帖最后由 lansebuluo 于 2022-10-24 12:29 编辑 19号下单,22号顺丰快递就到了,速度很快。 我购买的是一款MOS驱动芯片,各种性能指标很好,需要重新打板测试一下 MP1907A 是一 ......
lansebuluo 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1544  2695  1965  2492  444  7  51  13  20  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved