电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QB341M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 341MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QB341M000DGR概述

CMOS/TTL Output Clock Oscillator, 341MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QB341M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率341 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
晒设计方案+手持通讯助手
晒设计方案+手持助手 一、通讯功能 以STM32F429i开发板为基板,把UART引出来, 增加max3485 实现rs485通讯物理接口 或者增加ad5701实现个hart物理通讯口 实现监听通讯总线的数据功能后者加 ......
蓝雨夜 stm32/stm8
CW软件兼容win764位的操作系统吗?安装以后打开软件很卡 基本无法正常启动
我用的是win7家庭普通版64位 在学习K60 CW安装之后 基本打不开 是不是系统不支持?...
darksnipers NXP MCU
51单片机能控制LED屏显示视屏吗
51单片机能控制LED屏显示视屏吗?新人求照顾...
494973987 51单片机
Altera疑难问答
转帖] Altera疑难问答 不用的专用输入接到GND平面上,否则,这些引脚“浮动”在不个不确定的状态,可能增加器件DC电流各向系统引入噪声。Altera为了防止那些未曾使用的I/O引脚不在“浮动”状态 ......
njlianjian 单片机
嵌入式Linux系统更新lib库
我们想在TI的BeagleBone板子上的Linux系统安装libpcap库,但是嵌入式Linux中库的更新与PC机Linux系统库的更新区别在什么地方,如何操作?哪位进行过类似的开发,求指导!在此先行谢过~...
simonls DSP 与 ARM 处理器
程序如何实现灯的闪烁??谢谢!!
就最简单的彩灯轮回着闪烁是怎现的, 假如现在给你一串灯泡。知道电流什么的属性。 怎样实现???!!!...
lzg2002nian 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2188  2005  1080  1236  2427  59  18  25  12  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved