电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB1349M00DGR

产品描述LVDS Output Clock Oscillator, 1349MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BB1349M00DGR概述

LVDS Output Clock Oscillator, 1349MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB1349M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1349 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
这种封装的螺丝孔是做什么的?
418314今天整理封装库时发现的。 这种螺丝孔叫什么?有什么用途? ...
sfcsdc PCB设计
各位大虾帮忙拉!wince4.2下的触摸屏校准问题!
wince4.2下的触摸屏校准,我可以修改注册表的HKEY_LOCAL_MACHINE\HARDWARE\DEVICEMAP\TOUCH的CalibrationData校准值,问题是修改后如何才能让它立即生效呢?还是要进行啥操作?如何加载叫准参数 ......
video_wang 嵌入式系统
大家现在用门禁机用的多吗?
门禁市场现在怎么样?大家给个指导,我现在还是期待门禁市场能够有更大市场。 ...
磐炯科技 工业自动化与控制
紧急招聘施工队伍及经理(望版主手下留情多放两天)
紧急招聘施工队伍及经理(望版主手下留情多放两天) 紧急招聘 1.招聘项目经理五名(装修专业知识丰富,实践经验较强) 2.招聘装修专业预算员3名,工程监理3名 3.招聘装修施工队伍若干,需50 ......
luogee 求职招聘
关于debussy和VCS联合仿真的问题
关于debussy and VCS联合仿真的问题,更改了debussy的TOOLS/PREFERENCE/SIMULATORS/选择的VCS,并且也添加了仿真的选项,在debussy调用VCS仿真的时候还是会提示: can't open master pty,然后 ......
eeleader-mcu FPGA/CPLD
状态机调度设计学习小结
通过状态机+时间片可以实现简单的分时处理系统,但是如何划分模块,时间片又应该定多少才是最好的呢?带着这个问题,我网上搜集了资料,找到一个论文,能解答我的疑问。让我对状态机调度设计有 ......
灞波儿奔 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2284  2603  1244  2075  2281  54  48  42  58  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved