电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA725M000DGR

产品描述LVDS Output Clock Oscillator, 725MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FA725M000DGR概述

LVDS Output Clock Oscillator, 725MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA725M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率725 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
sae1929协议中的SPN的数值,和数据长度,起始位位置/字节有什么内在的联系。
大家好,对于SAE1939协议初步学习,感谢各位大神解惑。表述或有失误,尽请谅解。 比如{:1_138:} 上面的图来自于SAE1939-71查询得到的。但是我一直疑惑SPN的数值本身是不是就和位开始位置, ......
星YUE点灯 模拟电子
mos管参数,与驱动电机电路 的技术求助,请指教谢谢
如图所示,负载是电机,平均电流8-10A 有几点疑问: 1、高边驱动,电机负是直接接到车上电平的负极,D1是否需要? ;D1的电流参数如何选型? 2、Q1的体二极管能通过的瞬间电流与平均电流有多 ......
youn@g 模拟电子
DSP的汉字及图形叠加实现
传统的字符叠加都是使用专用的OSD芯片,一般价格较高,而且通常只能实现英文字母和数字的叠加,使用不灵活,还要占用较多的PCB板空间,故障率也较高。这里介绍的字符叠加方案是基于TI的2000系列 ......
Aguilera DSP 与 ARM 处理器
毕设没思路求助,要做基于zigbee的体域网心率和体温的检测节点设计,基于CC2530的
哪位大神指导一下呗,真的是没有基础,不会做啊 ...
Devil石 无线连接
DRV10983问题
用的是DRV10983开发板,用DRV10983EVM写入程系(写程系时给24供电)后马达能转动,插掉写程系的USC接口马达还能转动,断电24V再接24V转动就隔很久转一圈。是什么原因!! ...
A001 模拟与混合信号
鼎阳SDS1102DL拆机图
近日在网上看到用户对鼎阳SDS1102DL的拆机图,给大家分享下,以后如考虑鼎阳示波器这也是个参考资料。 1,包装箱 93982 2,型号,序列号标贴 93983 3,软件版本 93984 4,打开包装箱 ......
siglent1 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1697  1205  2257  171  2774  35  25  46  4  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved