电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KB107M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 107MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KB107M000DGR概述

CMOS/TTL Output Clock Oscillator, 107MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KB107M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率107 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
欢迎申请版主
欢迎申请www.devdiv.net版主...
vvsanny 嵌入式系统
现有ADAS技术解决方案与应用对比,欢迎补充~
根据搜来的资料整理了一些厂商的ADAS方案,供大家参考,欢迎继续补充! 个人觉得富士通的3D全景行车辅助系统方案最牛,提供现成图像算法,搭载单芯片SoC,很方便开发,就不知成本如何? 1.赛灵 ......
仍在旅途 汽车电子
uC/OS V2.51安装调试指南(原创)
1、 将uCOSV251.exe文件解压缩到d:\; 2、 进入d:\software\uCOS-II\EX1_x86L\BC45\SOURCE\,用写字板打开test.lnk文件,范例中原文件为: /v /s /c /P- + C:\BC45\LIB\C0L.OBJ + ..\OBJ\TE ......
0797s 嵌入式系统
关于监视COM口的传输
现在遇到一个问题,上位机跟下位机的交互中,上位机在发送读命令在之后,经常接不到数据,丢包率达到70%以上。调试很久后状况依旧。因此怀疑下位机本身存在问题,对上位机的命令不能及时相应。 ......
hailangties 嵌入式系统
马上要工作了,未来迷茫中......
马上就要面临毕业了,我将来的工作将是怎样的?期待……...
cuizhihao 工作这点儿事
我打赌SOSO今天不会去跑步~
赌注100新币,赔率1赔10. 赢了soso支付给我啊。嘎嘎:pleased: 本帖最后由 henryli2008 于 2010-3-13 10:25 编辑 ]...
henryli2008 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2039  1847  2735  2033  1653  42  38  56  41  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved