电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KA49M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 49MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KA49M0000DGR概述

CMOS/TTL Output Clock Oscillator, 49MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KA49M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率49 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于GSM900/1800入网问题,请热心人帮忙分析,小弟现在没有思路了
小弟现在在调试一台GSM移动通信实验箱(GSM基站),主要功能就是实现GSM900/1800入网,基站主叫,手机主叫,测通信时的频谱.现在问题如下:在GSM900模式时,手机入网正常,能完成上述功能.但在1800时无法 ......
小飞上网 无线连接
请教用jtag烧NOR flash 时CPU连接到NOR 管脚 需要知道吗? 在哪里定义的?
请教用jtag烧NOR flash 时CPU连接到NOR 管脚 需要知道吗? 在哪里定义的?...
lxao 嵌入式系统
有要应届生的不,嵌入式方面的
下面是小弟的简历,没什么东西,见笑了。 个人信息: 姓名:王。。。 性别:男 年龄:21 学历 :本科 专业:电气自动化 地址:江苏徐州中国矿业大学南湖校区A5楼B-404 Email:afri ......
hc2007 嵌入式系统
MSP430单片机实例7-2位数码管加减计数
一、任务要求 2位数码管显示0~99,带加减计数功能,利用两个按键分别实现加法和减法功能,每按一次,数字增加或减小,当增加到99或者减小到0时,数字不再改变。 二、分析说明 单个的数 ......
火辣西米秀 微控制器 MCU
在EVC中, 如何得到某个应用程序的所有的窗口,包括主窗口,对话框和控件?
如果程序中有多个对话框,如何知道该对话框是该程序中的呢?...
amu08 嵌入式系统
开盘恢复一块美国成色的硬盘数据
...
littleshrimp 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1970  2446  2463  2268  81  20  7  42  44  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved