电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC1395M00DGR

产品描述LVPECL Output Clock Oscillator, 1395MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AC1395M00DGR概述

LVPECL Output Clock Oscillator, 1395MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AC1395M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1395 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
GSM手机射频系统分析与研究(三)
零中频优缺点分析 后来随着发展又出现直接变频的方式,现在国内,以国际上很多采用的是直接一次变频的方式,主要是采用零中频方式。在这一方面做的好的有ADI公司,一次变频有其自身的好处如:更 ......
JasonYoo 无线连接
拨号的概念性问题 求解。。。
关于无线通信的编程有几个问题想请教一下,先说一下情况,嵌入式开发板带的winCE系统,有SIM卡,想通过上面的gprs模块无线上网。于是准备编写个简单的RAS程序。。。。。问题来了。 问题1 RAS程 ......
wayen2008 嵌入式系统
Tina ti无法仿真LC振荡电路!
417945417944同样的电路,Ti里不能振荡,试了其他几个振荡电路,也不能振荡,什么情况啊!大神指点下!先谢了!!!!!!!! LC振荡器文件: 417946 ...
wk9027 TI技术论坛
如何初始化静态数组
定义: static int a; 如何给它初始化?...
kimheesun211 嵌入式系统
基于TI Sitara Cortex-A8的USB网口模块测试
USB网口模块测试 本案例使用的USB网口模块型号为Microchip的EVB-LAN9500A-LC,评估板可通过该模块实现网口拓展。评估板启动,并按照下图连接USB网口模块。 图 1 USB网口模块插 ......
Tronlong小分队 ARM技术
请教STM32F103 VCC对地短路的问题
公司试产一款产品,用的是STM32F103的主控,现在发现大量不良(大概30%),问题都是VCC对地短路,这些都是发生在一些很偶发的情况,连测试人员都没能找到规律,莫名就挂掉,我一直都是在找VCC ......
jun_garfield stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2621  2726  1718  2432  545  39  59  17  25  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved