电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA1029M00DG

产品描述LVPECL Output Clock Oscillator, 1029MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA1029M00DG概述

LVPECL Output Clock Oscillator, 1029MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA1029M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1029 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EEWORLD大学堂----C语言程序设计视频教程(曾怡)
C语言程序设计视频教程(曾怡):https://training.eeworld.com.cn/course/3565...
tiankai001 嵌入式系统
分享一个PCB视频教程
123276 看过感觉还不错:)...
mmmllb PCB设计
PADS封装
请问下,PADS建立封装时,怎么将一个大的pad,改成4个小的进行开窗,比如原来的pad为4*4mm,我需要分成4个1.8*1.8mm的正方形来开窗? 或者如果直接在layout时,分别在pad所在层和soldmask层 ......
Hurricane_csz PCB设计
无线MODEM、DTU、ROUTER名词解释
深圳宏电技术开发有限公司刘秋勇2006-2-28关键词:MODEM、DTU、ROUTER、GPRS、CDMA、EDGE、TCP/IP。引言近几年来无线网络的急速发展,在各行各业中都得到了广泛的实际应用,如交通管理、环境保 ......
totopper 工业自动化与控制
富士通FRAM心得提交
申请的富士通FRAM型号是:MB85RC256VPF,相对于其它的存储器,确实有很多的优点: 1、功耗低,这对便携式的设备有着极大的意义。 2、与Flash相比,不需要像Flash那样需要进行坏块检验,存储与 ......
wow1919 综合技术交流
求助,SDK应用
在SDK中导入一个工程文件后进行编译报错,error: ‘XPAR_PPC440_MC_DDR2_0_MEM_BASEADDR’ undeclared here (not in a function) 查找以后发现是这个定义找不到对应的值: #define MEMORY_BAS ......
janelisi FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2915  2491  1925  727  142  59  51  39  15  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved