电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WC165M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 165MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WC165M000DGR概述

CMOS/TTL Output Clock Oscillator, 165MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WC165M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率165 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于字节顺序--机器思维与人类思维之争
本帖最后由 yaboona 于 2016-4-10 16:58 编辑 提起大小端字节顺序,就头疼,始终一本糊涂帐,今天,特地抽出一些时间,扒一扒,字节顺序到底是从哪来,为什么要分字节顺序? 首先,想想人类 ......
yaboona ARM技术
msp430g2553与g2452有什么区别??
如题,求大神指点...
hj-yk 微控制器 MCU
内存数据拷贝
今天测试了一段代码,使用瑞萨C019单片机,想要从内存中拷贝一些数据,使用 memcpy(testbuf,(unsigned char *)0xFEF00,64); 结果执行该代码后单片机就复位了,求解! ...
wjq1301 瑞萨MCU/MPU
红外中断的问题
我设计了一个可红外调节的时钟 利用外部中断1 作为红外接收头的引脚 并用下降沿触发方式 程序 在附件中 程序写好后发现程序一开始运行就进入了 红外中断 试了好久度没有调试成功 望高手帮忙看看 ......
ysq123001 51单片机
FPGA最小系统
小弟是刚开始学习FPGA,准备画一块FPGA最小系统板,请问大侠们谁有FPGA最小系统的设计指导,小弟感激不尽,有的话麻烦发到我邮箱betterfunan@126.com。谢谢大家了、、、、...
泪石 FPGA/CPLD
Gsensor与设备的坐标映射关系总结
——书到用时方恨少,很幸运最近刚好复习了一部分线性代数,没想到马上在实践中用到了。 最近在做一个项目,编译之余总结 ......
hotsauce1861 Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 336  1359  437  280  1494  16  1  51  22  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved