电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC96M0000DG

产品描述LVPECL Output Clock Oscillator, 96MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AC96M0000DG概述

LVPECL Output Clock Oscillator, 96MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AC96M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率96 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
基于单片机的带SD卡的MP3播放器
想做一个基于单片机的带SD卡的MP3播放器,但是知之甚少,想请高手给点相关资料,谢谢!...
hyp73 单片机
晒WEBENCH设计的过程+ACDC 12V1A电源设计
在WEBENCH页面的电源设计中,可以设计ACDC电源。此处设计一个110-220V输入,12V1A输出的电源。 和DCDC设计差不多,首先在WEBENCH页面输入参数,注意输入电源选择AC。 167495 点击开始设计, ......
闲云潭影 模拟与混合信号
发送AT\r后无回应?
我的程序如下: 程序阻塞在read函数中,不能返回...... #include #include #include #include #include // Set baud rate int set_speed(int fd, speed_t speed) { stru ......
CHB1948 嵌入式系统
micropython为esp32-S2/S3芯片增加 UF2 固件格式
esp32: Create .uf2 binaries for S2 and S3 chips. 586712 ...
dcexpert MicroPython开源版块
制作BeagleBoneBlack的ubuntu系统
http://blog.chinaunix.net/uid-2413049-id-4108308.html 玩儿bbb的一点经验,自己做的时候走了很多弯路,希望对后来者有用吧。 欢迎同好指证错误,或者添砖加瓦。 ...
vinge DSP 与 ARM 处理器
血腥可怕的创意枕头个性设计
有点恐怖哦  我不知道这个像是血液流淌般的枕头是可怕还是搞笑,但有一点是确定的,绝对的有创意。你可以用这个枕头弄个恶作剧恫吓你的所有朋友,但千万要慎用,尤其是在家里千万不 ......
xyh_521 创意市集

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 628  2746  2275  1212  2357  59  37  42  43  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved