电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BB864M000DGR

产品描述LVDS Output Clock Oscillator, 864MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BB864M000DGR概述

LVDS Output Clock Oscillator, 864MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BB864M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率864 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
AD16打印时这个问题怎么破
232597显示焊盘编号,设置为14根本看不到,看下图 232598 显示焊盘编号,设置为500效果不明显,看下图 232599 232600 怎么破?那里除了问题呢?以前都可以》》》》》:time: ...
flying510 PCB设计
GPRS/GPS模块的问题
最近一个项目中用到一款GPRS/GPS模块,这个模块既有GPRS功能,也有 GPS功能。厂家给的资料好像是用linux写的。 339035 我要看他的资料,这些资料用什么软件打开比较好呀? 我不懂linux, ......
chenbingjy Linux开发
蓝牙透传
各位前辈高人,小弟接触蓝牙没多久时间,第一次发帖,想要请教一下蓝牙透传,不明白这个蓝牙透传是怎么回事,是怎么通信?怎么设置参数?有没有前辈高人给小弟解惑?谢谢 ...
wulivolim 无线连接
使用CxImage
有人在wince(三星arm2440的板子)的程序里使用CxImage显示jpg图片么?...
haifeng8689 嵌入式系统
issp是什么?
程序里面有涉及到issp,好象是单pin的,通过它可以刷flash,哪位大侠给介绍一下这个东西,谢谢...
mondayfriday 嵌入式系统
全新缺陷检测设备问市,助力最先进的逻辑与存储技术节点
KLA-Tencor发布VoyagerTM 1015和Surfscan®SP7缺陷检测系统解决工艺和设备监控中的两个关键挑战 2018年7月11日-- 今天,KLA-Tencor公司(纳斯达克股票代码:KLAC)宣布推出两款全新缺陷检 ......
EEWORLD社区 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2452  2156  687  2581  152  43  58  29  6  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved