电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71V416YL12BEG2

产品描述Standard SRAM, 256KX16, 12ns, CMOS, PBGA48
产品类别存储   
文件大小138KB,共9页
制造商IDT (Integrated Device Technology)
标准  
下载文档 详细参数 全文预览

71V416YL12BEG2概述

Standard SRAM, 256KX16, 12ns, CMOS, PBGA48

71V416YL12BEG2规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
包装说明BGA, BGA48,6X8,30
Reach Compliance Codecompliant
Is SamacsysN
Base Number Matches1

文档预览

下载PDF文档
3.3V CMOS Static RAM
for Automotive Applications
4 Meg (256K x 16-Bit)
Features
256K x 16 advanced high-speed CMOS Static RAM
JEDEC Center Power / GND pinout for reduced noise.
Equal access and cycle times
– Automotive: 12/15/20ns
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
LVTTL-compatible
Low power consumption via chip deselect
Upper and Lower Byte Enable Pins
Single 3.3V power supply
Available in 44-pin, 400 mil plastic SOJ package and a 44-
pin, 400 mil TSOP Type II package and a 48 ball grid array,
9mm x 9mm package.
IDT71V416YS
IDT71V416YL
Description
The IDT71V416 is a 4,194,304-bit high-speed Static RAM organized
as 256K x 16. It is fabricated using IDT’s high-perfomance, high-reliability
CMOS technology. This state-of-the-art technology, combined with inno-
vative circuit design techniques, provides a cost-effective solution for high-
speed memory needs and automotive applications.
The IDT71V416 has an output enable pin which operates as fast as
5ns, with address access times as fast as 10ns. All bidirectional inputs and
outputs of the IDT71V416 are LVTTL-compatible and operation is from a
single 3.3V supply. Fully static asynchronous circuitry is used, requiring
no clocks or refresh for operation.
The IDT71V416 is packaged in a 44-pin, 400 mil Plastic SOJ and a
44-pin, 400 mil TSOP Type II package and a 48 ball grid array, 9mm x
9mm package.
x
x
x
x
x
x
x
x
x
Functional Block Diagram
Output
Enable
Buffer
OE
A0 - A17
Address
Buffers
Row / Column
Decoders
8
CS
Chip
Select
Buffer
8
Sense
Amps
and
Write
Drivers
High
Byte
Output
Buffer
High
Byte
Write
Buffer
8
I/O 15
8
I/O 8
4,194,304-bit
Memory
Array
WE
Write
Enable
Buffer
16
8
Low
Byte
Output
Buffer
Low
Byte
Write
Buffer
8
I/O 7
8
8
I/O 0
BHE
Byte
Enable
Buffers
BLE
6817 drw 01
DECEMBER 2004
1
©2004 Integrated Device Technology, Inc.
DSC-6817/00
有没有人详细对比过MSP430和Cortex-M3的功耗?
有没有人详细对比过MSP430和Cortex-M3的功耗?各方面,比如工作频率,各种模式的功耗,实测数据,编译器的影响等等。 ...
westlife_lp 单片机
这个复位电路我解释的对不对?
171443 当开关没有按下时,电容充电,REST端为高电平。当按下的时候,电容缓慢电,REST电压被拉低,低电平复位。 电容的作用是产生延迟的低电平,防止开关抖动干扰。 我说的有什么不对的地方 ......
面纱如雾 模拟电子
各国女子被刮开裙子的反应
各国女子被刮开裙子的反应 :   ^_^东京 在人流不息的银座广场,一^_^男子不小心刮开了一^_^单身女人的超短裙。 ^_^男人还没有开口,那^_^单身女人一个90度的大鞠躬: ......
tecfighter 聊聊、笑笑、闹闹
你见过东北的老虎吗?
36855 东北虎在雪中漫步...
lixiaohai8211 聊聊、笑笑、闹闹
无聊好无聊
能不能赚个积分下载个东西 ...
两只岸上的鱼 聊聊、笑笑、闹闹
data verification failed at address 0x0 ?
本帖最后由 dontium 于 2015-1-23 12:45 编辑 仿真器连接正常,我用了光盘里的一个例子,编译好后下载.out程序时出现 data verification failed at address 0x0, please verify target memoty ......
为科学执着 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1221  245  990  641  2370  52  27  50  12  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved