电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V06L25JG

产品描述Dual-Port SRAM, 16KX8, 25ns, CMOS, PQCC68, PLASTIC, LCC-68
产品类别存储    存储   
文件大小184KB,共23页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

70V06L25JG概述

Dual-Port SRAM, 16KX8, 25ns, CMOS, PQCC68, PLASTIC, LCC-68

70V06L25JG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码LCC
包装说明QCCJ,
针数68
Reach Compliance Codecompliant
ECCN代码EAR99
Is SamacsysN
最长访问时间25 ns
其他特性INTERRUPT FLAG; SEMAPHORE; AUTOMATIC POWER-DOWN
JESD-30 代码S-PQCC-J68
JESD-609代码e3
长度24.2062 mm
内存密度131072 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
功能数量1
端子数量68
字数16384 words
字数代码16000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织16KX8
封装主体材料PLASTIC/EPOXY
封装代码QCCJ
封装形状SQUARE
封装形式CHIP CARRIER
并行/串行PARALLEL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度4.57 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层MATTE TIN
端子形式J BEND
端子节距1.27 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度24.2062 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED 3.3V
16K x 8 DUAL-PORT
STATIC RAM
Features
IDT70V06S/L
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 20/25ns (max.)
Low-power operation
– IDT70V06S
Active: 400mW (typ.)
Standby: 3.3mW (typ.)
– IDT70V06L
Active: 380mW (typ.)
Standby: 660µW (typ.)
IDT70V06 easily expands data bus width to 16 bits or more
using the Master/Slave select when cascading more than
one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Battery backup operation—2V data retention
TTL-compatible, single 3.3V (±0.3V) power supply
Available in 68-pin PGA and PLCC, and a 64-pin TQFP
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
,
I/O
Control
I/O
0R
-I/O
7R
BUSY
R
A
13R
A
0R
(1,2)
A
13L
A
0L
Address
Decoder
14
MEMORY
ARRAY
14
Address
Decoder
CE
L
OE
L
R/W
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
M/S
SEM
R
INT
R
(2)
2942 drw 01
JUNE 2018
1
DSC-2942/11
©2018 Integrated Device Technology, Inc.
6.07
PCB拼板方式及注意事项
  PCB拼板方式有纵横拼板、对拼、阴阳拼板。对于不规则的电路板适合对拼,两面都有贴装的器件时,一般采用阴阳拼板方式。在做拼板时需要考虑以下因素,与焊接工艺有关的元器件分布,尽量将重 ......
捷配pcb打样快 PCB设计
嵌入式应用前景
嵌入式领域较新,目前发展非常快。那么嵌入式前景如何?下面就由福州卓跃教育就这个问题为大家做具体介绍。 嵌入式系统技术具有非常广阔的应用前景,其应用领域可以包括: 1、工业控制:基于嵌 ......
zhuoyue 微控制器 MCU
请各位推荐下wince开发的好书,驱动方面的
谢谢了!...
xuancai 嵌入式系统
mpy增加math.isclose()函数
MicroPython根据Python的PEP 485,增加了math.isclose()函数 py/modmath: Implement math.isclose() for non-complex numbers. ...
dcexpert MicroPython开源版块
【BlueNRG视频】与 S2-LP 的远程连接
bb173f0f37adcdee234826331098427d ...
littleshrimp 意法半导体-低功耗射频
tcp/ip
现在想学习TCP/IP,大家都在学吧...
FIH DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1829  2277  1127  645  2686  24  48  33  27  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved