电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70T631S12BFG8

产品描述Multi-Port SRAM, 256KX18, 12ns, CMOS, PBGA208, 15 X 15 MM, 1.40 MM HEIGHT, 0.80 MM PITCH, GREEN, FPBGA-208
产品类别存储    存储   
文件大小227KB,共27页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

70T631S12BFG8概述

Multi-Port SRAM, 256KX18, 12ns, CMOS, PBGA208, 15 X 15 MM, 1.40 MM HEIGHT, 0.80 MM PITCH, GREEN, FPBGA-208

70T631S12BFG8规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
包装说明BGA, BGA208,17X17,32
Reach Compliance Codecompliant
Is SamacsysN
最长访问时间12 ns
I/O 类型COMMON
JESD-30 代码S-PBGA-B208
JESD-609代码e1
内存密度4718592 bit
内存集成电路类型MULTI-PORT SRAM
内存宽度18
湿度敏感等级3
功能数量1
端口数量2
端子数量208
字数262144 words
字数代码256000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织256KX18
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA208,17X17,32
封装形状SQUARE
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源2.5,2.5/3.3 V
认证状态Not Qualified
最大待机电流0.01 A
最小待机电流2.4 V
最大压摆率0.355 mA
最大供电电压 (Vsup)2.6 V
最小供电电压 (Vsup)2.4 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
Base Number Matches1

文档预览

下载PDF文档
Features
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
HIGH-SPEED 2.5V
IDT70T633/1S
512/256K x 18
ASYNCHRONOUS DUAL-PORT
STATIC RAM
WITH 3.3V 0R 2.5V INTERFACE
Full hardware support of semaphore signaling between
ports on-chip
Fully asynchronous operation from either port
Separate byte controls for multiplexed bus and bus
matching compatibility
Sleep Mode Inputs on both ports
Supports JTAG features compliant to IEEE 1149.1 in
BGA-208 and BGA-256 packages
Single 2.5V (±100mV) power supply for core
LVTTL-compatible, selectable 3.3V (±150mV)/2.5V (±100mV)
power supply for I/Os and control signals on each port
Available in a 256-ball Ball Grid Array and 208-ball fine pitch
Ball Grid Array
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
UB
R
LB
R
Functional Block Diagram
UB
L
LB
L
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 10/12/15ns (max.)
– Industrial: 10/12ns (max.)
RapidWrite Mode simplifies high-speed consecutive write
cycles
Dual chip enables allow for depth expansion without
external logic
IDT70T633/1 easily expands data bus width to 36 bits or
more using the Master/Slave select when cascading more
than one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
R/
W
L
B
E
0
L
B
E
1
L
B
E
1
R
B
E
0
R
R/
W
R
CE
0L
CE
1L
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
512/256K x 18
MEMORY
ARRAY
I/O
0L
- I/O
17L
Din_L
Din_R
I/O
0R
- I/O
17R
A
18L
(1)
A
0L
Address
Decoder
ADDR_L
ADDR_R
Address
Decoder
A
18R
(1)
A
0R
TDI
OE
L
CE
0L
CE
1L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
OE
R
CE
0R
CE
1R
TDO
JTAG
TCK
TMS
TRST
R/W
L
R/W
R
BUSY
L(2,3)
SEM
L
INT
L(3)
(4)
(4)
ZZ
L
ZZ
R
NOTES:
CONTROL
LOGIC
1. Address A
18
x is a NC for IDT70T631.
2.
BUSY
is an input as a Slave (M/S=V
IL
) and an output when it is a Master (M/S=V
IH
).
3
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
4. The sleep mode pin shuts off all dynamic inputs, except JTAG inputs, when asserted. OPTx,
INTx,
M/S and the
sleep mode pins themselves (ZZx) are not affected during sleep mode.
BUSY
R(2,3)
M/S
SEM
R
INT
R(3)
ZZ
5670 drw 01
NOVEMBER 2017
DSC-5670/10
1
©2017 Integrated Device Technology, Inc.
模电三极管级联放大电路顶部失真
354513 模电三极管级联放大电路中输出波形出现失真,请问是什么原因呢? ...
苏小鱼24 模拟电子
求助哪位大侠告诉一下该装什么宽带啊
这几天好像所有店都在做活动,尤其是移动和电信这两家优惠幅度最实惠。移动是充话费送铁通宽带,电信是一个套餐包括一堆东西,好像装电信宽带送手机和话费。前些日子搬了家还没装宽带呢,感觉这 ......
岸上的鱼 无线连接
请各位大哥帮我选一款DSP开发板吧
请各位大哥帮我选一款DSP开发板吧?本人是初学者,零基础。因为课题需要,需要进行图像处理,然后通过以太网,将数据传输到上位机。图像处理的要求不高。请各位师兄们帮我选一款开发板。谢谢 ...
hyhjjg DSP 与 ARM 处理器
TI的CC2540读写spiflash
最近用TI的cc2540(51的核,8Kram,128kflash)读写华邦的W25Q16的SPIflash,发现CC2540每一个小时都会定时死机,只有重新上电复位才能重新开始工作,经过多方调试才把问题定位到了是spiflash有 ......
yufanjoy 无线连接
(转)揭秘国内首款FPGA云服务器的诞生始末和行业价值
原文地址 FPGA(Field Programmable Gate Array)现场可编程门阵列,作为ASIC领域中的一种半定制电路而出现已有30年的历史了,它既解决了定制电路的无法改变功能的不足,又克服了原有可编程 ......
白丁 FPGA/CPLD
“求分享”一款能解析虚拟文件系统"FAT32”的工具
最近一直FatFS文件系统,为了能理解得更透彻,首先打算先移植到x86平台,我已经在windows建立一个几M的文件当做磁盘,现在需要一款能够解析这个“虚拟硬盘”的软件,能够解析上面关键字段的内容 ......
lzwml ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1730  653  1959  2507  1491  22  23  31  29  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved