电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC409M000DGR

产品描述LVPECL Output Clock Oscillator, 409MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AC409M000DGR概述

LVPECL Output Clock Oscillator, 409MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AC409M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率409 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
GUI's applcation 是下载还是CCS自带
343562新人,请各位大神帮忙看看 ...
半夏微凉2538 微控制器 MCU
MTK6735平台编译笔记
切换到用户目录:cd / 切换到编译目录:cd home/yz/src/W1 修改用户权限:sudo su 设置编译环境:source build/envsetup.sh 选择编译模式:lunch (eng/user/user-debug) new命令: ......
led2015 模拟与混合信号
ADC的A通道输出全部为0,难道又烧坏了?
本帖最后由 dontium 于 2014-7-1 19:30 编辑 在搞那个数字电源的,B通道有输出,只是A通道所有的输出均为0,怎么调也没办法。 后来又拿开发板作比较,同样的程序,开发板上的A通道 ......
dontium 微控制器 MCU
针对医疗设备的精确电池备份
本帖最后由 dontium 于 2015-1-23 13:23 编辑 关键词:阻抗跟踪、电池备份、锂离子电池、德州仪器、TI 作者:德州仪器 (TI) 模拟现场应用/电源管理工程师 Keith Keller 和电子工程首席设 ......
德州仪器 模拟与混合信号
方向
我是学电子工程的,但是工作上总是无头绪,不知道该怎么做!总觉得学的东西不扎实,很难和实际工作联系到一起,请各位老师给点建议,给我指出一条捷径!...
嘎子 模拟电子
24C256请教
用TI的LM3S6911,以中断方式操作24C256,如果单字节读写,完全正确,但是如果在一页内从00读到3F或者从中间任一值,比如08到3F,最后一个3F字节始终读出来是错误的,如果不是这样读,只要不到3F ......
lixmlxm 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 805  2916  588  2321  1592  36  9  20  47  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved