电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WB42M0000DG

产品描述CMOS/TTL Output Clock Oscillator, 42MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WB42M0000DG概述

CMOS/TTL Output Clock Oscillator, 42MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WB42M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率42 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EEWORLD总编随笔第九期:纠结在成芯与TI之间
摘自:https://www.eeworld.com.cn/exclusives/2010/1020/article_262.html   绯闻最终总会成真,这个定律不止适用于娱乐界。沸沸扬扬的成芯事件终于在10月15日这天落定。   其实这应该 ......
wanggq 能源基础设施
Linux下通过什么编程方法可以直接获取网卡PHY寄存器的值
Linux下通过什么编程方法可以直接获取网卡PHY寄存器的值。本人小白,恳请请各位大神说的详细一些。时间紧的话可以留个联系方式方便以后提问就更好了。 ...
20130172 ARM技术
COM口的数据流控制
看到一个帖子不错 转过来了 如果单片机的数据存储器很小 我能不能用数据流控制 处理完一段数据 在处理下一段 这样就不用扩展外部存储器了吧 1.流控制在串行通讯中的作用 这里讲 ......
backhuli 51单片机
武汉力源提供:STM32系列产品小批量供货价格一览
STM32系列产品小批量供货价格一览需要小批量STM32的客户又多了一个选择。...
wisyjt stm32/stm8
全国大学生电子设计竞赛常用电路模块制作
本帖最后由 paulhyde 于 2014-9-15 04:11 编辑 全国大学生电子设计竞赛常用电路模块制作 ...
yelinyimeng 电子竞赛
发布一个视频的下载地址
主要针对初学者对怎样学习驱动的烦恼进行的讲解,欢迎下载啊。 主要是platform 上节:http://115.com/file/e6mvtx3e#第六讲(上节).rar下节:http://115.com/file/clfob4ka#第六讲(下节).rar ......
heningbo Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 588  369  797  518  2876  35  52  51  54  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved