电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB792M000DG

产品描述LVDS Output Clock Oscillator, 792MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB792M000DG概述

LVDS Output Clock Oscillator, 792MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB792M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率792 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有谁DIY过解魔方机器人?
最近同学找到我,想一起dIy一个解魔方机器人。但是我之前没弄过机器人,所以机械部分很迷茫。。不知道哪位大虾曾经做过这样的机器人,希望大家赐教。 我自己写了一个代码,但是代码实在是太长 ......
qixiangyujj 机器人开发
UWB如何计算位置
UWB的应用也很明确,主要有三种应用:成像、通信与测量和车载雷达系统,再宏观一点,精位科技UWB高精确定位精度达10cm,可以分为定位、通信和成像三种场景。 定位:这里借用一下我以前的回答 ......
兰博 无线连接
固件库3.2.0
今天上st的官网发现好像发布了新的固件库3.2.0,里面增加了一个新的c文件是stm32f10x_cec.c,不知有哪位看过了,请教下这个库是干什么用的?...
hoyden stm32/stm8
求助:如何把读到的ADC的值变成3位显示出来
想用ADC0832+PT100测量温度,不知道如何把ADC读出来的值变成XXX°c显示出来,看到有资料说ADC的值除以51,不理解为什么。...
elvis 编程基础
图研投放板交换器 pcb设计加速
图研已携手达索系统,共同投放了一种用于同步执行机械设计与PCB设计的新型综合附加工具——"板交换器”。它使机械CAD(计算机辅助设计)工程师能够对包含在Dassault Systimes CATIA V5虚拟设计 ......
maker 嵌入式系统
给个小米2s原理图吧
最近在学嵌入式 正好手里有两台小米2s废弃手机 但是缺少原理图 没有办法实验啊 谁有能给套嘛 手里现在没有分啊 ...
beijihubigu 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 460  678  2096  437  500  10  30  11  25  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved