电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC979M000DG

产品描述CMOS/TTL Output Clock Oscillator, 979MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KC979M000DG概述

CMOS/TTL Output Clock Oscillator, 979MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC979M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率979 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
第三方应用程序,如何实现按键调用?
第三方应用程序,如何实现按键调用,就像手机的侧键可以调出照相机一样,现在给我了一个gpio口,能够置高置低,想通过按键响应第三方应用程序,我的程序使用evc开发的,如何修改程序才能响应啊 ......
jimfoss 嵌入式系统
电子技术的终极是否到来?
目前芯片技术已经到达纳米时代,电脑也从台式机到笔记本,发展到手持设备,感觉电子技术的终极已经来临。 怎么办呢?...
tiedollars 嵌入式系统
PPC 扩展菜单
我想在系统菜单中添加一个分隔符, 以区分不同类别的菜单项. 在QueryContextMenu中调用AppendMenu函数, 函数可以成功, 但分隔符却看不到. 请问这可能是什么原因? HRESULT STDMETHODCALLTYPE ......
dengqiang 嵌入式系统
21世纪嵌入式时代
很多初入嵌入式开发的新手都会对嵌入式就业前景表示疑问,今天 让福州卓跃教育的课程教师就福州嵌入式的就业前景先做个简单的介绍. 首先,要了解嵌入式的就业前景,要先了解什么是嵌入式。嵌入 ......
rwogn 嵌入式系统
请问如何用verilog实现一个迭代方程呀?
请问各位verilog如何实现以下这个功能: 运算精度为32比特,其中符号位1比特,整数部分9比特,小数部分23比特。迭代方程组如下: x(i+1)=1-u*x(i)*x(i) 如果初值分别都知道,迭代次数1000,如何 ......
kinglihongyu FPGA/CPLD
PC机与多个msp430 launchpad完成串行通信的问题
PC机与多个msp430 launchpad完成串行通信...
luo5124508 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1834  692  2153  2861  798  27  54  50  25  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved