电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA1374M00DG

产品描述LVPECL Output Clock Oscillator, 1374MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA1374M00DG概述

LVPECL Output Clock Oscillator, 1374MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA1374M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1374 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何让财富人物都喜欢与你交往?
如果希望你的“人脉”拉自己一把,要先让人脉变成“贵人”,那先决条件就是让财富人物“喜欢你、接受你”。如何让财富人物喜欢你?这是门大学问,如果你努力成为“与众不同”,可以给人带来“灵 ......
茉莉 聊聊、笑笑、闹闹
晒WEBENCH设计的过程+多路时钟信号设计
本帖最后由 ltbytyn 于 2014-8-16 13:43 编辑 多路时钟信号设计MCU飞速发展的现代,时钟信号越来越复杂。在一个设计中使用多种时钟已成为常态。WEBENC提供了多路时钟的设计功能。本设计中要 ......
ltbytyn 模拟与混合信号
后天要答辩了(fm收音机) 谁能帮我简单讲讲原理图
我有图 不知道能否贴上来 可以的话请加我qq113742417...
诸葛不良 单片机
单片机测频率信号的参数分析
针对MCS---51、98系列单片机定时/计数器的工作特点,本文通过对频率信号的分析,对不同参数的信号提出了不同的方法,通过分析阐明了方法的模块性规律,系统地解决了用单片机测频率这一类问题。...
rain 单片机
求STM8+COSMIC 程序中断例程
兄弟对COSMIC 中断不是很了解,求例程...
开局 stm32/stm8
关于ADC12的一点疑问
在单通道多次转换模式下,当ADC12MSC=1时,只要第一次转换完成后面的转换就会自动开始。在用户使用指南中是这样说到的“Successive conversionsare triggered automatically as soon as the pri ......
zzbaizhi 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 438  1348  1678  487  1219  19  36  3  44  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved