电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531VC117M000DG

产品描述CMOS Output Clock Oscillator, 117MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531VC117M000DG概述

CMOS Output Clock Oscillator, 117MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531VC117M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率117 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
linux设备驱动程序(中文第三版) 2.6内核
linux设备驱动程序(中文第三版) 2.6内核...
呱呱 Linux开发
TimerB.OUT1自动启动多通道多次AD采样如何实现啊?
/*定时器B用于定时启动AD采样*/ TBCTL = TBSSEL1 + TBCLR; TBCCR0 = SMCLK / (SAMPLES); /*1600点采样*/ TBCCR1 = 200; TBCCTL1 = OUTMOD_7; /*TBR = CCR0时OUT1=1;TBR = CCR1时OUT1=0*/ ......
swustboy 微控制器 MCU
PLC模拟变频加减速控制
使PLC模拟变频器加减速控制,如D200内设定一个数据300,启动PLC,该存储器值由0升到300,时间可以自己设定,中途改变该数值,也按照固定的加减速时间升降.和变频器的频率设定一样...
eeleader 工业自动化与控制
为什么水几乎能吸收所有频率的微波?
这是由于海水的损耗角余切非常大,微波在其中的传播损耗很大。但对低频,损耗要少的多,故潜艇通信若用电波的话只能用很低频率的。...
JasonYoo 无线连接
电力的机车电机驱动
电路机车单相从高压电网取电,其电动机是什么规格?大家有知道的否?...
eeleader 工业自动化与控制
我和硬盘容量变小,重新分区也不行,求高手帮忙啊急!!!!!!
过程:我一个迈拓80G硬盘,因我重装操作系统之前重新做了分区,分区后装好操作系统能正常进入WINDOWS,关机取出光驱重起过了大于>>>>号后就一直光标不动,再重起也不行也不能进入安全模式, ......
清容亲王 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1168  2545  2687  176  864  10  36  39  56  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved