电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB122M000DGR

产品描述LVDS Output Clock Oscillator, 122MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB122M000DGR概述

LVDS Output Clock Oscillator, 122MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB122M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率122 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
霍尔传感器检测电动机电流的误差补偿
针对温度引起霍尔传感器检测电动机电流的误差 ,设计了基于BP 神经网络的温度误差补偿系统 ,并对系统进行了仿真和实验测试 ,结果表明 ,BPNN 补偿准确度高...
frozenviolet 测试/测量
菜鸟咨询EWARM 和KEIL 是不是只装一个就可以了?
菜鸟咨询EWARM 和KEIL 是不是只装一个就可以了? 还有关于32K的限制,有高手有办法解决吗?...
安_然 微控制器 MCU
【TI 直播 FAQ 】CAN SIC (信号改进功能)技术
直播主题:CAN SIC (信号改进功能)技术直播 内容简介: 从动力总成,到高级驾驶辅助系统,再到信息娱乐和安全,车辆中需要诸如控制器局域网(CAN)等电子控制单元(ECU)来执行不同类 ......
EEWORLD社区 TI技术论坛
【IMMC-DIY激光雕刻机】-激光画图测试-0.7测试版单驱
激光切割测试, 包装盒,支架上设计的3个孔,一个安装铅笔,一个安装中性笔,一个安装12mm激光,结果这个安装激光的尺寸小了,安装不进去,其他的都没有问题,只能外搭了:),没有细调行走尺 ......
kejoy DIY/开源硬件专区
EPM1270F256C5 MAX_II_board_schematics
EPM1270F256C5 MAX_II_board_schematics...
liulong2007 PCB设计
软件工程之嵌入式系统
大家好,小弟想向各位有经验的高手们请教一下,在嵌入式系统的软件工程中都需要学习哪些内容?比如开发语言是C,那么嵌入式开发应该是针对哪一层的呢,是应用层,还是驱动层的呢,应用层和驱动层有什么 ......
dianjixue 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2625  1953  1607  2262  2037  3  2  42  31  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved