电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EA871M000DGR

产品描述LVPECL Output Clock Oscillator, 871MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EA871M000DGR概述

LVPECL Output Clock Oscillator, 871MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EA871M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率871 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
智能服装和鞋子所面临的挑战???????????
智能的噱头传的风风火火,不过真正想把这个传统的行业转型升级,是多么的困难? ...
赛亿科技开发 PCB设计
功放电路图设计
本帖最后由 bqgup 于 2018-11-11 21:20 编辑 386831 386832 ...
bqgup 创意市集
求使用safertos的一般流程?
看safertos_demo这个例程有点晕乎啊,比如我只做两个任务:液晶屏显示以及lwip收发数据这两个任务,具体该怎么操作呢?比如说先建立两个任务源文件,然后启动任务调度器啥的,,,,...
喜鹊王子 微控制器 MCU
RFID在实际应用中需要考虑哪些因素?
无线射频识别(RFID)技术正在应用到更多的工业场景。 应用RFID的时候需要考虑的因素包括距离、速度以及数据传输速率。自从19世纪70年代开始以来,用于工业环境的无线射频识别(RFID)系统已经经 ......
Aguilera 能源基础设施
MSP430F4250的JTAG接口有什么特殊要求么
MSP430F4250的JTAG接口有什么特殊要求么,按一般的接法做的板子,程序烧不进去呢,板子没有反应. 谢谢解答!!...
shdh6015 微控制器 MCU
紧急求助!!
我有个朋友再用dsp,最近出了些问题,没法解决,请赐予帮助,万分感谢!他用的是这个芯片:TMS320LF2407APGEA,具体问题如下:工作在MC模式下,烧录程序,出现错误提示--Date Verification failedat addre ......
angeldouzi 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 661  2511  526  1433  1045  24  45  18  25  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved