电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB459M000DGR

产品描述LVDS Output Clock Oscillator, 459MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB459M000DGR概述

LVDS Output Clock Oscillator, 459MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB459M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率459 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
tvp5150图像有断层
我在用tvp5150进行图像采集的时候,发现在中途插拔摄像头信号的时候,图像会出现断层错位,图像的下半部分跑到上半部分了,不知道如何恢复?还有我们怎么才能知道图像出现上下错位了那?...
ienui DSP 与 ARM 处理器
萌新遇到一个AD09不可描述的BUG
目前学生,由于要准备比赛,不得不使用比赛规定的版本,但是问题就来了,这个错误不知道是什么原因,放在高版本又没有错误,求告知这个怎么解决? ...
三观残存 PCB设计
急!sdf数据库与datagrid
各位高手请看下面程序: Dim ds As New DataSet Dim Ada As SqlCeDataAdapter Dim connString As String = "Data Source =\存储卡ggl\data\biaozhun.sdf;" Dim ......
xyxzh 嵌入式系统
绿色动力新潮流——燃料电池
随着能源紧张、油价攀升,环境污染严重,节能环保成为人类不懈努力的方向。燃料电池以其效率高、零污染、使用方便等特点进入人类的视野,在诸多领域的应用也应运而生,成为人们关注的热点。   ......
songbo 电源技术
生日礼物
我想五月份,赶在家里人过生日之前,用51单片机做个小东西,作为生日礼物,不知各位大侠有何奇思妙想和真知灼见,呵呵,希望大家能够一起分享或交流经验......
essence 单片机
求分解, 为什么我对赚钱一点兴趣也没有?
求分解, 为什么我对赚钱一点兴趣也没有? 周五一同事和我说了一个项目,为了保密这里就不细说, 我觉得挺有钱途的, 但是我以为我会很兴奋, 尤其是同事 在讲到后续的收益时, 眼睛发光的表情, 我居 ......
osoon2008 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1237  2755  337  1889  1866  33  27  43  39  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved