电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB596M000DGR

产品描述LVDS Output Clock Oscillator, 596MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB596M000DGR概述

LVDS Output Clock Oscillator, 596MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB596M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率596 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
仿真时外扩存储器的问题
请教EEWORLD的工程师:听别人说,在用仿真器调试2407时要外扩存储器,否则就不能进行仿真,不知道是什么原因?哪里有这方面的资料可查?!望清楚的工程师赐教!!...
yuyangjing 模拟与混合信号
做了个dspic小板
前段时间买的一个digilent的pic32mx小板以为是可以和dspic33fj128mc802兼容,官方的Microstick II开发板也配了这两颗芯片,因此想当然的以为是pin2pin,确实大意了。结论是digilent的pic32小板 ......
freebsder Microchip MCU
正月初七,开工帖!
呵呵 感觉写字楼里还没啥人呢 不是法定休息时间结束了么 春节假期说长也长,说短也短,哎,今早最常说的一句话是:时光飞逝,岁月如车轮,叽里咕噜地就翻过来了 :) 今天开工的来露个头儿 ......
soso 聊聊、笑笑、闹闹
stm32f030R8 中文参考资料
...
55555c ARM技术
PMOS管双向导通的问题
本帖最后由 stm32f103vct6 于 2018-7-9 10:14 编辑 现象: 开关电源通过二极管通过PMOS管向蓄电池充电,当开关电源断开,蓄电池电流反向流向负载,但是发现这以后PMOS管无法控制了,G极即使 ......
stm32f103vct6 综合技术交流
招聘:汽车电子常务副总(新能源常务副总)
任职资格: 1、本科以上学历,汽车/电子电气等相关专业; 2、汽车电子知名企业研发总监/副总或市场总监/副总同等职位五年以上经验;(如:博世电子、麦格纳国际、大陆汽车电子、法雷奥公司、 ......
解优人才网 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 482  719  1196  2437  1359  7  37  48  44  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved