电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB186M000DGR

产品描述LVPECL Output Clock Oscillator, 186MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EB186M000DGR概述

LVPECL Output Clock Oscillator, 186MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB186M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率186 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
一个自己写的AP,一个是EXE程序(只有EXE文件,对它没有任何通信接口),在自己写的AP里面怎么管理他们做到前后台来回切换?
一个自己写的AP,一个是EXE程序(只有EXE文件,对它没有任何通信接口),在自己写的AP里面怎么管理他们做到前后台来回切换?...
horse.wang 嵌入式系统
EEWORLD大学堂----物联网之UCOS操作系统基础
物联网之UCOS操作系统基础:https://training.eeworld.com.cn/course/27335物联网之UCOS操作系统基础...
桂花蒸 单片机
智能模块PIP键盘设置实时时钟
大家好,许久没来发帖,今天带来点干货。希望大家多多讨论,相互学习。 使用 TOPWAY Smart LCD (HMT050CC-C) PIP键盘设置实时时钟 第一步建立工程 第二步建立2个页 ......
慈俭不敢为人先 模拟电子
我的学习arm路程
今天07年12月29日,买来了我的开发板三星芯片44b0,虽然有人说这个片子都不生产了,但是我觉得能够我学习就可以了,要是能够把这个片子发挥他的功能,我的目的也就达到了。 这个是我买的开发板 ......
spaceak 单片机
漂亮的单面板
:)在其他地方看到的一份单面板,长的真的非常漂亮。没有任何多余的线条,整个版面看着非常整齐~~PCB设计就是要多看多练~~ 232974 232975 232976 232977 ...
ohahaha PCB设计
请教lm324n的实际运用
想采用lm324n实现10mv-20mv的电压比较,并输出到lcd发光小于10mv和大于20mv的都不输出,菜鸟求教,谢谢...
aimboy 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 531  1934  2111  2509  130  48  52  26  20  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved