电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC583M000DGR

产品描述LVDS Output Clock Oscillator, 583MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC583M000DGR概述

LVDS Output Clock Oscillator, 583MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC583M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率583 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EEWORLD大学堂----恩智浦 KW41 大赛颁奖礼(Thread/BLE 双模技术开发)
恩智浦 KW41 大赛颁奖礼(Thread/BLE 双模技术开发):https://training.eeworld.com.cn/course/4195...
Timson 聊聊、笑笑、闹闹
NCP1252A的CS脚电压不正常
兄弟们,请教你们一个问题,我用NCP1252A芯片做了一款双管正激的开关电源,今天测了一下芯片CS脚的电压,达到了1.28V,可是电源还没有保护,芯片资料是说,最大电压1.08V,这是为什么?求大神指 ......
soumns丶涛 电源技术
破茧蛟龙,能不能给我一份《单片机C语言视频教程》
破茧佼龙: 你好!可否传份《单片机C语言视频教程》给我,小弟刚刚接触C51,自学的有很多不懂的地方,急切需要这个教程,麻烦你发份给我啊,万分感谢!!我的邮箱是xhs200503@126.com ......
跑上跑下 单片机
MSP430F5538A watchdog
1、watchdogtimer(WDT_A) 看门狗定时器? 看门狗定时器32bit定时器,能被用作看门狗或者作为一个间隔定时器。 在看之前,给自己几个问题 a、看门狗依赖于时钟配置吗? ......
Aguilera 微控制器 MCU
推荐下:电容基础知识及选用
16340 16341...
clark 分立器件
《硅谷之光》终于收到了,感谢soso姐
挑战仙童活动的奖品《硅谷之光》终于收到了,第一次京东送错了区没有送到订单取消了,本来以为得不到书了,后来问了论坛的管理人员和soso姐前天又重发了一份,今天刚刚收到,感谢soso姐。:)...
mcu200689 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2702  2422  2618  2631  1152  26  52  14  25  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved