电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA15M0000DGR

产品描述LVPECL Output Clock Oscillator, 15MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA15M0000DGR概述

LVPECL Output Clock Oscillator, 15MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA15M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率15 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
blackfin系列ADSP512没有flash,怎么烧写程序?望高手指导
blackfin系列ADSP512没有flash,怎么烧写程序?望高手指导...
hopewell99 ADI 工业技术
430f47187头文件上哪去弄
请教各位大侠,430f47187头文件上哪去弄啊,...
wlli 微控制器 MCU
430F5529输出PWM有毛病
#include int main(void) { WDTCTL = WDTPW + WDTHOLD; // Stop WDT P2DIR |= 0x0C; // P2.2 and P2.3 output P2SEL |= 0x0C; ......
想做李白 微控制器 MCU
FLASH为何只能烧写到)X80000???
本帖最后由 dontium 于 2015-1-23 13:26 编辑 FLASH烧写只能到0X80000????? 我司做了块DSP块用MX29LV320B,DM642应该可以访问到1M的空间,但我用FlashBoot来烧写的话总只能烧到OX8000(512K)的 ......
anlina1011 模拟与混合信号
通信程序基本问题:我们怎么处理完整数据帧的接收问题
本帖最后由 辛昕 于 2014-8-11 08:27 编辑 我本来已经睡下了,虽然脑子里乱七八糟想着事情,但还是打算忍着不爬起来,以免又拖到很晚才睡着。 然而某刻我突然想起什么,拿着手机简单登陆了 ......
辛昕 DIY/开源硬件专区
B站何同学的毕业视频火了~你的毕业季是什么样的?
最近B站何同学的毕业视频火了,管管看了,好燃呀~同样是大学毕业,为什么你这么秀~~真的很佩服何同学的创意想法以及行动力,毅力!没有创意想不出这个设计,不过人类千千万,创意也从来不缺。没 ......
okhxyyo 聊聊、笑笑、闹闹

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1097  2723  1330  94  1598  52  43  4  21  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved