电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC1059M00DGR

产品描述LVDS Output Clock Oscillator, 1059MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NC1059M00DGR概述

LVDS Output Clock Oscillator, 1059MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC1059M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1059 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
采用 0402 封装选项、容差为 ±1% 的 47kΩ 线性热敏电阻
504925 504924 ...
qwqwqw2088 模拟与混合信号
WINCE 5.0 EBOOT修改出问题
由于FLASH靠前面的BLOCK出现坏块,就把开机LOGO的烧写和读取地址向后移了两个BLOCK,相应大小也减少了两个BLOCK这样照例说就不会对其他部分构成影响。改了过后开机LOGO没问题了,但是系统却启动 ......
czylwj 嵌入式系统
ARM应用领域及其所需件基础知识
ARM(Advanced RISC Machines),既可以认为是一个公司的名字,也可以认为是对一类微处理器的通称,还可以认为是一种技术的名字。下面就由福州卓跃教育具体介绍。 1991年ARM公司成立于英国剑桥,主 ......
rwogn 嵌入式系统
[转]拆一个某东6块钱买的暖手宝充电宝
天气冷了,就想着买个暖手宝,正好前两天看某东上有搞活动买了个暖手宝,据介绍说这个暖手宝可以当充电宝3600毫安。 等了大约1个星期到货了,收到以后估计因为快递颠簸就裂开了,退货就不去退 ......
赵玉田 以拆会友
五级流水线MIPS处理器软核的开发
最近论坛的SOC试用活动很不错,大家热情都很高嘛,虽然没参加活动,也发点相关的资料上来,供大家学习。 FPGA软核开发算是我比较看好的一个方向,有点FPGA基础的小伙伴可以玩玩,能学不少东 ......
lyzhangxiang FPGA/CPLD
今天还有谁在工作
不知追求,不知目标,只有工作工作,在大家休息的日子,在寒冷的日子,看着窗外嬉戏的人群,看着天空的风筝,看着面前的计算机。 我是从什么时候开始如此的,不记得,只感觉好久远了。当初选择 ......
leang521 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1080  1394  634  2876  1061  7  36  43  46  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved