电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC1230M00DGR

产品描述LVPECL Output Clock Oscillator, 1230MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MC1230M00DGR概述

LVPECL Output Clock Oscillator, 1230MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC1230M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1230 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
用户指南方框图怎么看
看用户指南的方框图,有的看不懂。 方框地下那个凸形状的是什么逻辑。什么用?...
magical_shark 微控制器 MCU
直击HDC 2022开发者主题演讲,1个Demo讲透鸿蒙开发套件
11月5日,2022华为开发者大会(Together)进入第二天,首次设立的开发者主题演讲在华为东莞松山湖基地准时开场,华为五位高级技术专家围绕增强的声明式开发体系,通过一个Demo实例,从设计、开发、测试 ......
叶落便知秋 消费电子
RIL驱动
最近在看RIL驱动,其中的MDD和PDD部分不是很理解,而且在看代码的过程中无法联系在一起,请各位大侠指教!!~~...
sspoqss 嵌入式系统
农业银行的电话是什么:(07) 5051 00062
中国农业银行股份有限公司网站人工服务电话:(07) 5051 00062 特此声明:★您通过其他网站的链接进入本网站可能存在登录假冒农业银行网站的风险,建议您采用较为安全的方式,(如:★你 ......
barium2000 嵌入式系统
场效应管的伏安特性如何表示?试以N沟道结型场效应管为例,说明场效应管的输出特性
答: 场效应管的伏安特性用输出特性(又称漏极特性)Id=f(Vds)|Vgs=常数和转移特性Id=f(Vgs)|Vds=常数表示。它们都反映了场效应管工作的同一物理过程,转移特性可以直接从输出特性上用作图法 ......
fighting 模拟电子
while(tmp_var)怎么开始循环?
在一本教材上看到下面一个计数的例子,但总感觉while(tmp_var)没法循环,不知有没有高人,可否帮小弟一把,多谢了! 例:计算一个变量中含有值为1的个数。 module demo_count(var,count); ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1148  148  2595  2442  1079  53  46  9  55  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved