电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA1337M00BG

产品描述LVPECL Output Clock Oscillator, 1337MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA1337M00BG概述

LVPECL Output Clock Oscillator, 1337MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA1337M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1337 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
攒分,请无视攒分,请无视
只为攒分攒分,请无视...
gglu 嵌入式系统
ADUCM360烧写程序后重新上电后不能运行
调试ADUCM360遇见一个问题,带jlink程序运行正常,在调试的时候把jlink拔掉,程序运行也正常。但是一旦断电在重启就不运行了。我猜测程序仅仅下载到ram了,但是有没有办法确定,另外一种就是启 ......
lsm8051 ADI 工业技术
花1万元的PCB设计高级讲座 -- PCB设计讲义.pdf
花1万元的PCB设计高级讲座 -- PCB设计讲义.pdf ...
bst007 PCB设计
学模拟+《运算放大器噪声优化手册》阅读 三
本帖最后由 dontium 于 2015-1-23 11:11 编辑 学习TINA-TI仿真工具 TI提供的免费TINA工具非常的犀利,可以简化放大器仿真,这款工具速度快、功能强大。TINA安装简单,容易上手,支持拖放界面 ......
dlyt03 模拟与混合信号
Xinlinx SDK中用着好好的项目突然找不到头文件件了
以前在使用Xinlinx SDK经常会遇到原来好用的项目有时在Vivado中改出过bitstream后找不到头文件的情况 516321 查看工程对应的bsp文件夹下的对应头文件显示不存在 以前遇到这种情况都是 ......
littleshrimp FPGA/CPLD
交流电的“正负极”应该怎么说?
一个变压器输出2组独立的5V,第一组独立5V输出为1脚、2脚,第二组独立5V输出为3脚、4脚 假设1脚与3脚短接,测量2脚与4脚电压是10V,属于同相位串联,这时的1脚和3脚应该怎么说? 或者1脚与4脚 ......
littleshrimp 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1095  2894  395  375  2746  58  11  55  28  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved