电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB1127M00BGR

产品描述LVPECL Output Clock Oscillator, 1127MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB1127M00BGR概述

LVPECL Output Clock Oscillator, 1127MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB1127M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1127 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
磁翻板液位计的放空阀和排污阀作用
一般现场当磁翻板液位计主体管道里面的脏东西多了,卡住浮子会影响测量,这个时候检修。需要将与罐体法兰之间的阀门关闭,打开液位计下端的排污阀进行排放,这个时候如果放不干净,应该是 ......
cfybhd 传感器
怎么读出的文件是乱码和小方框
代码如下: BOOL PopFileRead (HWND hwndEdit, LPTSTR pstrFileName) { //BYTE bySwap ; int flag=0; DWORD dwBytesRead ; HANDLE hFile ; int iF ......
yswlmike 嵌入式系统
LED恒压恒流求助
小弟最近在做LED,副边控制用的是BCD的ap4313,是一款恒压恒流芯片恒压当然是通过Bandgap的分压,恒流当然是通过选择限流电阻,这些都不废话我好奇的是:它个两个运放的输出是接一起的,应该只 ......
tonytong 电源技术
Mutilsim 10.1仿真时,脉冲变压器的参数怎么设啊
大家好,我最近仿真个脉冲电源,其中有脉冲变压器,一边写着140TS 另一边写着13TS,及15TS,我应怎么设啊,再有还有个1N60场效应管好像没有,高手说下怎么设啊,:congratulate: ,谢了先...
ddllxxrr 模拟电子
我想买个FPGA的开发板,请指教一二啊!
我已经系统的学习了Verilog,数电,单片机之类的也已经学完了,想好好的学习一下FPGA,想问一下,应该买Altera的还是Xilinx的,具体哪种的性价比高点? 买开发板对学习有帮助吗? 谢谢各位兄 ......
似水如烟 FPGA/CPLD
protues元件库找不到76LS07怎么办?
Protues元件库里面找不到76LS07怎么办?有什么芯片可以代替的么?我是菜鸟啊。。。。...
半个灵魂 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1986  1906  701  1270  992  44  42  17  7  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved