电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531PA132M000DGR

产品描述CMOS Output Clock Oscillator, 132MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531PA132M000DGR概述

CMOS Output Clock Oscillator, 132MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531PA132M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率132 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
STM32的jtag和swd的作用相同吗?
一直迷惑STM32的jtag和swd的区别,除去调试所用的信号不同外,其它的功能都是一样的吗?都可以进行调试和代码下载等操作。...
qiyuan775 stm32/stm8
如何配置基于wince系统的手机游戏开发环境,如何配置VMWare运行环境
1.如何配置基于wince系统的手机游戏开发环境? 2.如何配置VMWare(虚拟机)运行环境? 因为要用到虚拟机 所以需要配置 谢谢 啦 希望高手们能够多多指点...
michael168 嵌入式系统
希望有大师给详细讲解一下
146565146566 PH_C_I-接至第二张图,PHCIDIR_NOT接到FPGA。 帮忙分析一下第一张运放电路。PH_C_I+是电流信号么?TL084AID是电压跟随的作用么?PH_C_I+出来的通过运放缩小后的,检测C相电流 ......
学无止境912 模拟电子
多异步时钟设计的同步浅谈
466484 ...
至芯科技FPGA大牛 FPGA/CPLD
谷歌深度学习插件tensorflow
前段时间忙着研究Zedboard,这几天穿插着加入Python的深度学习的研究,最近使用谷歌的tensorflow比较多,而且官方出了中文教程,比较给力,下面在Windows10下安装一下tensorflow 注意tensorf ......
star_66666 MicroPython开源版块
求助 无线传感器网络定位
我现在的研究方向是无线传感器网络定位,不知道用什么工具实现定位算法的仿真,用NS2?还是C++?...
koko1314 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2037  2845  538  161  1278  15  40  43  30  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved