电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT72T72115L6-7BBG

产品描述FIFO, 128KX72, 3.8ns, Synchronous, CMOS, PBGA324, 19 X 19 MM, 1 MM PITCH, GREEN, PLASTIC, BGA-324
产品类别存储    存储   
文件大小443KB,共53页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT72T72115L6-7BBG概述

FIFO, 128KX72, 3.8ns, Synchronous, CMOS, PBGA324, 19 X 19 MM, 1 MM PITCH, GREEN, PLASTIC, BGA-324

IDT72T72115L6-7BBG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码BGA
包装说明BGA, BGA324,18X18,40
针数324
Reach Compliance Codecompli
ECCN代码EAR99
最长访问时间3.8 ns
其他特性ASYNCHRONOUS OPERATION ALSO POSSIBLE
最大时钟频率 (fCLK)150 MHz
周期时间6.7 ns
JESD-30 代码S-PBGA-B324
JESD-609代码e1
长度19 mm
内存密度9437184 bi
内存集成电路类型OTHER FIFO
内存宽度72
湿度敏感等级3
功能数量1
端子数量324
字数131072 words
字数代码128000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织128KX72
可输出YES
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA324,18X18,40
封装形状SQUARE
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源2.5 V
认证状态Not Qualified
座面最大高度1.97 mm
最大待机电流0.02 A
最大压摆率0.13 mA
最大供电电压 (Vsup)2.625 V
最小供电电压 (Vsup)2.375 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层TIN SILVER COPPER
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
宽度19 mm
Base Number Matches1

文档预览

下载PDF文档
2.5 VOLT HIGH-SPEED TeraSync
TM
FIFO 72-BIT CONFIGURATIONS
16,384 x 72, 32,768 x 72,
65,536 x 72, 131,072 x 72
IDT72T7285, IDT72T7295,
IDT72T72105, IDT72T72115
FEATURES:
Choose among the following memory organizations:
IDT72T7285
16,384 x 72
IDT72T7295
32,768 x 72
IDT72T72105
65,536 x 72
IDT72T72115
131,072 x 72
Up to 225 MHz Operation of Clocks
User selectable HSTL/LVTTL Input and/or Output
Read Enable & Read Clock Echo outputs aid high speed operation
User selectable Asynchronous read and/or write port timing
2.5V LVTTL or 1.8V, 1.5V HSTL Port Selectable Input/Ouput voltage
3.3V Input tolerant
Mark & Retransmit, resets read pointer to user marked position
Write Chip Select (WCS) input disables Write Port HSTL inputs
Read Chip Select (RCS) synchronous to RCLK
Programmable Almost-Empty and Almost-Full flags, each flag can
default to one of eight preselected offsets
Program programmable flags by either serial or parallel means
Selectable synchronous/asynchronous timing modes for Almost-
Empty and Almost-Full flags
Separate SCLK input for Serial programming of flag offsets
User selectable input and output port bus-sizing
- x72 in to x72 out
- x72 in to x36 out
- x72 in to x18 out
- x36 in to x72 out
- x18 in to x72 out
Big-Endian/Little-Endian user selectable byte representation
Auto power down minimizes standby power consumption
Master Reset clears entire FIFO
Partial Reset clears data, but retains programmable settings
Empty, Full and Half-Full flags signal FIFO status
Select IDT Standard timing (using
EF
and
FF
flags) or First Word
Fall Through timing (using
OR
and
IR
flags)
Output enable puts data outputs into high impedance state
JTAG port, provided for Boundary Scan function
Available in 324-pin (19mm x 19mm)Plastic Ball Grid Array (PBGA)
Easily expandable in depth and width
Independent Read and Write Clocks (permit reading and writing
simultaneously)
High-performance submicron CMOS technology
Industrial temperature range (–40°C to +85°C) is available
°
°
Green parts are available, see ordering information
FUNCTIONAL BLOCK DIAGRAM
D
0
-D
n
(x72, x36 or x18)
WEN
WCLK/WR
WCS
LD
SEN
SCLK
INPUT REGISTER
OFFSET REGISTER
FF/IR
PAF
EF/OR
PAE
HF
FWFT/SI
PFM
FSEL0
FSEL1
ASYW
WRITE CONTROL
LOGIC
WRITE POINTER
BE
IP
BM
IW
OW
MRS
PRS
TCK
TRST
TMS
TDO
TDI
Vref
WHSTL
RHSTL
SHSTL
CONTROL
LOGIC
BUS
CONFIGURATION
RESET
LOGIC
RAM ARRAY
16,384 x 72
32,768 x 72
65,536 x 72
131,072 x 72
FLAG
LOGIC
READ POINTER
OUTPUT REGISTER
READ
CONTROL
LOGIC
RT
MARK
ASYR
JTAG CONTROL
(BOUNDARY SCAN)
RCLK/RD
REN
RCS
HSTL I/0
CONTROL
OE
EREN
5994 drw01
Q
0
-Q
n
(x72, x36 or x18)
ERCLK
IDT and the IDT logo are trademarks of Integrated Device Technology, Inc. The TeraSync FIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
©
2007 Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
JANUARY 2007
DSC-5994/14
速度性能的应用示例概述——吉时利707B型开关主机和2636A型源表的优化配置时获得的
以下应用示例说明了采用吉时利707B型开关主机和吉时利2636A型源表的优化配置时获得的速度性能(与传统的GPIB配置相比)。 这里以具有一个晶体管、一个电阻和一个二极管的测试结构为例(图1 ......
Jack_ma 测试/测量
有多少人做过51或AVR单片机播放SD卡或U盘的MP3歌曲?理解了吗?
看到网上做出来的人不少,类似的教程或学习似乎不是很容易,不说别的,单FAT文件系统让人退却,牛人们是如何学习并做出来的,也许部分是拷贝,网上资料似乎不是很多,也可以谈谈过程及方向, ......
gh131413 单片机
请教高手,我刚入门STM8S103F2P6,想编写可以直接位操作IO的程序,不知道怎样设置...
请教高手,我刚入门STM8S103F2P6,想编写可以直接位操作IO的程序,不知道怎样设置。...
bing_yu stm32/stm8
贴片焊接的方法
本帖最后由 paulhyde 于 2014-9-15 03:32 编辑 贴片焊接的方法 ...
owlcjy 电子竞赛
【对比方案赛】+使用WEBENCH设计30V3A可调电源
为了实验,搞了两个电源串联对电路测试,其中一个电源有问题,在输出大电流时突然减小,开始时没有发现,就怀疑设计问题,后来突然想到是不是电源问题,随即用万用表接在它的输出,才发现问题。 ......
dontium 模拟与混合信号
XDS200U 连接不上开发板,testconnect如下总是失败,更新舞动也没有用,有朋友遇到...
Execute the command: %ccs_base%/common/uscif/dbgjtag -f %boarddatafile% -rv -o -S integrity ----------------------------------------- C:\DOCUME~1\ADMINI~1\LOCALS ......
alasijia DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1680  756  413  2015  527  3  32  56  7  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved