电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WC241M000DG

产品描述CMOS/TTL Output Clock Oscillator, 241MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WC241M000DG概述

CMOS/TTL Output Clock Oscillator, 241MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WC241M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率241 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
以TI的一个SimpliciTI(点对点简单无线数传协议)例程为例,说一下重构
重构,用最简单的说法就是: 在不改变代码现有功能的前提下,优化和改善代码。 对代码而言,它的优化和改善是多方面的,为了避免这个话题过于庞杂,并且超出我们的能力范围。 我们只着重考 ......
辛昕 编程基础
大家谁遇到过这事?你是确定啊还是确定啊
浏览网页时候,叮咚~~~~~~~弹出的广告你要关掉,结果呢?谁遇着过这事........................:funk:...
liuceone 聊聊、笑笑、闹闹
TI已集成!CAN FD让汽车神经网络强化升级
CAN FD通信协议是基于原始CAN总线标准(又称为“经典CAN”)而设计的,有助于确保多种车载网络数据传输率和吞吐量在继续演进的同时,汽车微控制器和连接的系统能够以各种速率高效通信 ......
EEWORLD社区 微控制器 MCU
申请试用 Spartan-6 LX9 FPGA开发板
希望能给我这次机会。...
moretti2012 FPGA/CPLD
430f149的高速晶振???
请教各位大侠,当430F149的高速晶振是4M时,晶振的两个电容应是多大,我这边的现象是,当4M晶振不接电容时很稳定(时钟信号的幅值是2.3V),如果接上电容(时钟信号的幅值是3V),430经常有重起的现象,请 ......
woshijingshui 微控制器 MCU
AMBE-1000声码器在语音通信系统中的应用
AMBE-1000声码器在语音通信系统中的应用 作者:刘运毅陈… 文章来源:电子技术应用 点击数:4 更新时间:2006-7-8 P>  摘要:AMBE-1000是一款语音质量较好的低比特率声码器芯片。提出了 ......
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1502  2604  2690  1780  408  59  50  27  32  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved