电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WB807M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 807MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WB807M000DGR概述

CMOS/TTL Output Clock Oscillator, 807MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WB807M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率807 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
RT-Thread 2010年11月上海开发者聚会
这个是RT-Thread11月份的开发者聚会。 欢迎所有对RT-Thread感兴趣的工程师参加,欢迎所有在RT-Thread平台上开发应用程序的工程师参加,在会上你将能够与RT- Thread的开发者们面对面交流:-) 也能 ......
shaolin 嵌入式系统
GPRS/CDMA选择问题
我想用通讯模块,传输数据到email。我不知道该选哪种好, 是不是带STMP,POP3之类的协议好一点? 不知道该选GPRS类型的还是CDMA类型的?...
djm.air 嵌入式系统
如何选择合适的电源模块呢?
DC/DC 模块电源以其体积小巧、性能卓异、使用方便的显著特点,在通信、网络、工控、铁路、军事等领域日益得到广泛的 应用。很多系统设计人员已经意识到:正确合理地选用 DC/DC模块电源 ......
gtlpower 能源基础设施
LED开关电源拓扑BUCKBOOST分析
各位,帮忙解答一下。图中1、Q1Q2的作用是什么;图中2BUCKboost为什么还需要这个线圈;图中3这部分的电解为什么需要两个,谢谢465281 ...
cpfpost LED专区
FAQ_如何设置 BlueNRG-12 ADC 的阻抗_V1.0
本文作者:ST工程师Kevin GUO,发表时间9月23日 点击下载pdf查看:436076 Q:当用户使用我们的 ADC 时,需要考虑 ADC 的输入阻抗才能够获取到正确的采样值。比如用户使用如下的电路设 ......
nmg 意法半导体-低功耗射频
新建的凌阳单片机开发群,有兴趣的进来
群号:26730703...
putian 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1863  175  1960  1621  426  12  5  16  55  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved