电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC534M000DG

产品描述LVPECL Output Clock Oscillator, 534MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EC534M000DG概述

LVPECL Output Clock Oscillator, 534MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC534M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率534 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于wince下USB HOST驱动问题
我是在wince下建立一个子工程的方式来实现USB HOST驱动 但是为什么我调用IssueBulkTransfer时,会出现错误提示: error LNK2019: unresolved external symbol IssueBulkTransfer referenced ......
bbslee888 嵌入式系统
逻辑分析仪的主要技术指标
本帖最后由 jameswangsynnex 于 2015-3-3 20:02 编辑 现在的电子产品很多,我们多掌握一些这些产品的技术指标,就会在购买的时候多一份斟酌和参考的标准 ,使用的时候也知道如何来评判效果, ......
ctguhl 消费电子
心情不好
最近好忙,但还要考虑别的事情,一下子没有考虑到的地方就会和我生气,又不想去解释什么,好累,心累。。。...
fengxin 聊聊、笑笑、闹闹
Timer_A典型应用小结
今晚看了把Timer_A的例程看完一遍了,趁热小结一下帖上来,有错误的地方请大家指正。从例程看来,Timer_A有三个作用,一是做定时功能、二是PWM,输出可控波形、三是UART的辅助。一、定时功能方 ......
挨紧 微控制器 MCU
基于DSP的智能车载安全系统设计
1 引言   21 世纪以来,汽车产业扮演了一个龙头的角色,与此同时,电子设备在整车制造成本所占比例,由16%增至30%以上,2010 年汽车搭载汽车电子的比例亦将达40%,未来的汽车电子产品中, ......
Aguilera DSP 与 ARM 处理器
TI专区发帖过100,庆祝一下!
66194 希望通过TI专家、网友的共同努力,使得更多的TI技术问题在此得到探讨、解决。:victory:...
soso TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2823  666  2441  2184  2776  46  38  1  41  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved