电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA246M000BGR

产品描述LVPECL Output Clock Oscillator, 246MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA246M000BGR概述

LVPECL Output Clock Oscillator, 246MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA246M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率246 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
按键采用管脚触发方式进入中断,如何区分长按、短按
如题,按下键,进入中断, 那如何区分 是长按还是短按呢? ...
lingergz 微控制器 MCU
STM32 RTC 32.768低温测试情况
看见BBS里很多老大说6PF晶振低温也不振,有些不放心. 后面可能需要RTC,不太想用PCF8563了,于是测试了一下低温(官方的程序).参数如下:12.5pf晶振6pf NPO 0603电容2layer FR4 PCB -------------- ......
fuqing5542 stm32/stm8
学习32中断的好文章
在网上找到的一篇从寄存器方面讲解32中断的文章,感觉很好,做成了pdf和word,分享给大家 ...
白手梦想家 stm32/stm8
“我的话题”功能改进
“我的话题”中“我的回复”这一项,是保存曾经回复的帖子链接的,但是当帖子被人回复后。我无法从这些链接中找出来。而且现在的链接排序方式不知是怎样的,很乱。我现在是习惯看回复时间。可是 ......
leang521 为我们提建议&公告
AD原理图编译问题
AD原理图中有明显的错误,可是进行编译查错误时却说正常,为什么...
去问问 PCB设计
TL494Buck电路连接负载后电压降低厉害
TL494Buck电路,输入15VDC,输出5VDC。没有连接负载电压稳定在5V,连接负载后电压降到4左右。基准电压管脚14脚的电压也不是5V,请教怎么保持14脚的电压不降以及输出的电压降低得少一点 ...
幻想的火焰 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1877  490  684  611  1894  50  8  14  24  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved