电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA629M000BG

产品描述LVPECL Output Clock Oscillator, 629MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA629M000BG概述

LVPECL Output Clock Oscillator, 629MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA629M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率629 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
新手求wifi开发的步骤
我是新手刚刚开始实习,要学着用SPI协议,开发wifi。 其实代码是别人已经写好的,可惜我没学过任何有关嵌入式开发的东西(之前都是学桌面应用程序开发的) 在WM系统下的,AKU是6.1的。 希望前 ......
carmack 嵌入式系统
C6000 DSP代码在线编译问题
当前ARM处理器性能日益增强,在很多应用中系统中会有ARM+DSP的方案。本文提出一种新思路,通过ARM来在线编译DSP的代码,在线下载DSP的程序,并启动DSP运行。这种方法可以带来以下好处: ......
Jacktang DSP 与 ARM 处理器
虚心求教
请问哪位朋友有关于脉搏测量仪和血压测量仪方面的资料,我在网上找了满久,都没找到,哪位有的话麻烦帮忙一下。我的邮箱是gwl326@126.com。我在学校想利用课余时间自己做一个...
gwl326 测试/测量
CAN数据传输的一个问题
一般MCU或者ARM或者DSP有32个报文对象或者32个邮箱,每个报文对象或者邮箱都配置一个ID,而每一个CAN数据帧最大长度为8个字节,那么微控制器一共能传输32*8=256个字节的数据,如果系统中物理量 ......
喜鹊王子 DSP 与 ARM 处理器
altera FPGA学习
在这里,就简单描述一下自己当时学习FPGA的经过: 1、语言的学习,当时在学校的时候听了点电子设计的课程,然后略知了点VHDL,后来发现VHDL不太实用(个人认为),所以就学习verilog HDL; 2 ......
eeleader FPGA/CPLD
IT大师的结局
117488 这本书写的很好,也很真实,我想把这本书学精通,拿到书看到这“疯老头”就心凉了,合书散步了。 看这老头可不是街头要钱的,这人可是走火入魔的大师,看样子是一天只吃一餐饭,几 ......
青叶漂零 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 742  1728  326  1523  1956  16  2  28  21  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved