电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB592M000DGR

产品描述LVDS Output Clock Oscillator, 592MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SB592M000DGR概述

LVDS Output Clock Oscillator, 592MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB592M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率592 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
总结各电平标准,搞硬件的必须知道的东西
搞硬件的必须知道的东西 新加电平耦合资料,也是必须知道的,是关于LVPECL, VML, CML, and LVDS Levels.PDF 本帖最后由 ming1005 于 2010-9-26 09:46 编辑 ]...
ming1005 单片机
fluke17b坏了有知道咋修的么
我手头有个用了七八年的Fluke17b,前阵子可能拆多了,莫名其妙坏了,有知道怎么修的么。 谢谢 ...
辛昕 测试/测量
下图是话筒放大,怎么介入立体上音源接口啊?
来自:电子工程师技术交流(12425841)56359...
一棵小小草 模拟电子
Stellaris怕是要称为历史名词了
现在貌似在TI的官网上已经看不到 Stellaris的提法。取而代之的是Tiva系列和TivaWare软件包。你们怎么看?...
zca123 微控制器 MCU
51汇编语言指令集 下载!
51汇编语言指令集很多书上有,但是有很多书没有放在一起,每章一部分。还有些朋友有书没带在身边,或是使用过,望了买本书又划不来。把这个传上来方便各位。...
single 51单片机
资料先行:ST最新STML5产品开发板NUCLEO-L552ZE-Q(Cortex-M33内核)
开发板: NUCLEO-L552ZE-Q 511439 采用STM32L552ZE MCU和SMPS的STM32 Nucleo-144开发板,支持Arduino、ST Zio和morpho连接。 STM32L5 系列将高性能、安全性和低功耗集于一身,内置运行 ......
EEWORLD社区 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 254  745  1011  1717  2702  46  47  56  17  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved