电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB787M000DGR

产品描述LVDS Output Clock Oscillator, 787MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NB787M000DGR概述

LVDS Output Clock Oscillator, 787MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB787M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率787 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助,STM32和SIM800C组合的智能硬件,生产100个运行70多个有7个左右出现死机问题
求助,我们现在在做一个项目,使用STM32F103C8T6,SIM800C 2G联网,主板上有RC522做射频识别,目前生产120后,上线使用70多个,运行几天后出现了5-7个死机的主板,复位不行,必须上电才可以重新 ......
gzd1995 综合技术交流
串口ClearCommError问题。
ClearCommError(hComm, ref dwErrorFlags, ref ComStat); if (dwErrorFlags != 0) PurgeComm(hComm, PURGE_RXCLEAR | PURG ......
gaoshideng 嵌入式系统
团购搞个pandaboard或者beagleboard吧
这两天看了看pandaboard ES 和 beagleboard xM / beaglebone 这些开源项目搞个团。板子看着都不错啊。...
peter_ly TI技术论坛
请教各位g2553的基本时钟问题
想问一下上电后的MCLK SMCLK ACLK的默认频率是多少呢? 论坛里的有个教程里面写的是g2231的 不知道一样不一样呢? 还有ACLK的时钟源要如何选择? 好像用户手册上面的寄存器里没有写选择位? ......
leover6 微控制器 MCU
用FPGA读数据
请问各位高手: 为什么我每次向FPGA读入数据是总是0呢?...
PLAYFPGA 嵌入式系统
请教SDQ接口
最近用到一款TI的电池管理芯片bq2023,其中有个SDQ引脚用于跟主机通讯,资料只提到SDQ是个单线串口,查不到它的具体协议,不知该怎样使用?期待了解的人帮忙,先谢啦!...
ouyangzan 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 450  854  2471  2356  2519  49  15  31  37  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved