电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1327M00DGR

产品描述LVPECL Output Clock Oscillator, 1327MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA1327M00DGR概述

LVPECL Output Clock Oscillator, 1327MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1327M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1327 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
还能再乱点儿不?最乱办公桌在哪里?
这是我的办公桌,有人觉得乱不?还有再乱点的没? 167714 ...
littleshrimp 工作这点儿事
【设计工具】Xilinx流量管理器简介
http://player.youku.com/player.php/sid/XOTUyNzEyMzI=/v.swf...
鑫海宝贝 FPGA/CPLD
中国5G毫米波芯片研发成功
通信世界网消息(CWW)6 月 15 日,科技日报报道称,我国5G毫米波芯片研制成功。中国工程院院士刘韵洁表示,南京网络通讯与安全紫金山实验室已研制出CMOS毫米波全集成 4 通道相控阵芯片,并完成 ......
qwqwqw2088 聊聊、笑笑、闹闹
【Atmel SAM R21创意大赛周计划】+普通话视频教程2
【Atmel SAM R21创意大赛周计划】+普通话视频教程2 http://v.youku.com/v_show/id_XNTQ5MjY1NjIw.html ...
蓝雨夜 Microchip MCU
中元节了,都说说有什么风俗和禁忌呗!
昨晚回家路上,看到有人在路边烧纸,才想起又到了中元节了。 319931 现在国家禁止在路边烧烤,这种习俗有点不合时宜了。 319932 大家说说中元节都有什么风俗习惯,有什么禁忌。都吃点啥。 ......
hightemplar 聊聊、笑笑、闹闹
又一波儿参考设计:TI 最新工业应用,助力智能开发!
TI 参考设计微站,最新改版上线 更快捷的参考设计界面 20多种领域细分,覆盖 工业、汽车、消费电子应用(照明、电机驱动、ADAS、混合动力、电动动力传动系统、家电、工厂自动化、显示、 ......
EEWORLD社区 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2064  2455  559  1418  2612  7  17  10  44  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved