电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB1282M00DGR

产品描述LVPECL Output Clock Oscillator, 1282MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB1282M00DGR概述

LVPECL Output Clock Oscillator, 1282MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB1282M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1282 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ACTEL Libero IDEV9.1 License 如何获取,官网现在不提供了,求解决方法,谢谢!
ACTEL Libero IDEV9.1 License 如何获取,官网现在不提供了,求解决方法,非常感谢! ...
julia123 FPGA/CPLD
问问STM32F107VC-PKT这板子用的什么PHY是LAN8700么?
问问 STM32F107VC-PKT 这板子用的什么PHY 是LAN8700么? 用官方的例子需要改动么...
liuzhouhu stm32/stm8
DSP/BIOS内核的应用程序运行原理
DSP/BIOS内核的应用程序中,优先级从低到高有四个线程: 后台线程(IDL)线程; TSK(任务)线程; SWI线程(软件中断); HWI线程(硬件中断); 应用程序从默认进入点_c_int00开始运行, ......
寒江雪e DSP 与 ARM 处理器
请问哪位有RTL8139的Windows下的驱动源码?
能不能帮忙发一份到我邮箱 noname1.c@163.com 有急用,谢谢了啊...
cfly 嵌入式系统
EEWORLD大学堂----示波器的使用方法教学
示波器的使用方法教学:https://training.eeworld.com.cn/course/5569麦科信STO智能示波器使用方法详解...
Micsig麦科信 测试/测量
10月22日有奖直播回顾:适用于视频、转换器、通信的千兆数字隔离器
直播时间:10月22日10:00-11:30 直播主题: 适用于视频、转换器、通信的千兆数字隔离器 演讲文档:点此下载 观看回放:点击观看 问答汇总: 1、请问骏龙科技与ADI ......
dancerzj 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1180  781  2226  2415  1659  50  34  2  5  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved