电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB1225M00DG

产品描述LVPECL Output Clock Oscillator, 1225MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RB1225M00DG概述

LVPECL Output Clock Oscillator, 1225MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB1225M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1225 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
我来迟了,送上春风电源资料以供参考
正想做一个自己实验用的电源,想来论坛发起活动,没想到大家竟然先开工了…… 资料来自网络,原作者为春风 上资料…… ...
k410533234 DIY/开源硬件专区
敏感电阻
敏感电阻是一类敏感元件,这类电阻大都对某种物理条件特别敏感,该物理条件一变化,电阻值就会随着变化,通常可以用作传感器, 例如光敏电阻、湿敏电阻、磁敏电阻等等。在电路设计应用比 ......
Aguilera 模拟与混合信号
手机四种快充技术了解一下
本帖最后由 qwqwqw2088 于 2016-6-19 21:42 编辑 随着智能手机的普及和用户对手机使用续航时间需求的提高,在受限于锂电池技术无法取得突破而做大能量密度的情况下,智能手机电池快速充电技 ......
qwqwqw2088 模拟与混合信号
如何解决智能终端中打印的汉字是黑块的问题
大家好,这个问题困扰了我很长时间,这个设备可以实现扫描条码 刷卡 和打印功能,但好像只能打印3150个汉字,拼音以x y z 开头的汉字打印出来都是黑块,听说可以通过添加软字库来实现,或者通过 ......
thedegree 嵌入式系统
新手按键请教
#include #include "BoardConfig.h" #include "LCD12864.h" #include "menu.h" #define keyin (P1IN & 0xF0) uchar keyVal=0; void delay(void); /************************主函数 ......
jackzym 微控制器 MCU
求MSP430单片机的仿真软件!!谢谢!!
请问有人有MSP430的仿真软件吗?能不能发给我??谢谢啦!!!...
yellow186 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1228  1148  2377  2183  2199  25  24  48  44  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved