电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QC1378M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1378MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QC1378M00DGR概述

CMOS/TTL Output Clock Oscillator, 1378MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QC1378M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1378 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
盘点我的2013
关于工作:2013年是忙忙碌碌的一年,前半年主要待在济南,由于项目紧张,著名的趵突泉、黑虎泉是没有心情去的,连大明湖畔的夏雨荷也没得空去见见,当然去济南的机会很多,或许2014会去吧; ......
chenzhufly 聊聊、笑笑、闹闹
单片机编程_中断
单片机三种中断 1.外部中断 2.定时中断 3.串行口中断 中断概念:CPU暂停当前工作A,转去处理其他工作B,处理完毕再回到中断处继续工作A。 52单片机中断优先级 中断源 序号(C语言用) ......
fish001 微控制器 MCU
AD9286前端电路
现在用AD9286做采样,信号20MHz至100MHz,目前使用的是手册上推荐的RF变压器做前端信号处理。麻烦各位高人指点一下:是不是有更适合我用的前端电路,谢谢!...
lan54160 ADI 工业技术
求问大神我的multisim里没有cd4052肿么办
本帖最后由 dontium 于 2015-1-23 11:23 编辑 我要做示波器的功能扩展,但是没有cd4052四选一模拟开关呀,,怎么办呐:Sad:跪求大神指导 ...
1654538880 模拟与混合信号
C6000系列DSP开发所需头文件(CCS5.2环境下)
C6000系列DSP开发所需头文件(CCS5.2环境下) 需要者收藏 155056 ...
qwqwqw2088 微控制器 MCU
世界著名汽车品牌标识演化历史-------别克
别克 Buick 要想了解别克品牌的来源,就不能不谈苏格兰裔美国发明家大卫·邓巴·别克(David Dunbar Buick),请记住,是这个高中都没有毕业的人,发明了现在通用的顶置气门发动 ......
1ying 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1514  955  708  861  1781  17  50  13  47  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved