电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA868M000BG

产品描述LVPECL Output Clock Oscillator, 868MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA868M000BG概述

LVPECL Output Clock Oscillator, 868MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA868M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率868 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
富士变频器问题需求帮助
富士5000P11,22KW变频器出现输出三相电压只有200V左右,输入为380V。直流母线电压530V,我对机器初始化后还是一样。我是用数字万用表检测的。电机是7.·5KW的,运行都正常。不知道这种情况是什 ......
eeleader 工业自动化与控制
ispLever6.0引脚分配问题:部分输入输出脚无法在top view中定义,红色显示
引脚分配时出现部分引脚没有在spreadsheet view的PIN attribute中出现,在左侧双击之,则会在其中出现,但是top view中则在左侧红色显示,未能完成相应的变化,一直无法更改。不知有谁碰到过类 ......
eeleader FPGA/CPLD
GSM技术基础资料——PPT
32688 32689...
小瑞 无线连接
示波器通道耦合与触发耦合的区别
在电子电路中,将前级电路(或信号源)的输出信号送至后级电路(或负载)称为耦合。耦合的作用就是把某一电路的能量输送(或转换)到其他的电路中去。 在示波器中,存在两种耦合设置,一种是 ......
Micsig麦科信 测试/测量
S7-200 PLC解密软件下载 绝对能下!!
S7-200 PLC解密软件下载 绝对能下!!http://www.tf168.cn/p/l/plc/atfile/S7-200.rar 点击这里下载<http://www.tf168.cn/p/l/plc/atfile/s7200.rar 点击这里下载<http://www.tf168.cn/p/l/pl ......
qqwwe 模拟电子
救世主Ga N来啦!第二部分:测量
在我的上一篇博文中,我介绍了体二极管反向恢复。今天,我们来看一看在一个真实电路中测量反向恢复的方法。测量一个同步降压转换器中的反向恢复不太容易。电流探头太大,并且会大幅增加功率级环 ......
maylove 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2768  454  1304  491  272  24  23  38  41  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved