电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WB1332M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1332MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WB1332M00DG概述

CMOS/TTL Output Clock Oscillator, 1332MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WB1332M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1332 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
大家觉得做FPGA的研究生一般去哪里就业呀
本人985高校做FPGA方面的小硕,不知道除了毕业去研究所,华为,中兴,还能去哪里比较合适啊。。。...
prophetbrother FPGA/CPLD
Qorvo® 5 GHz iFEM 帮助加快 Wi-Fi 6 家庭网状网络
移动应用、基础设施与航空航天、国防应用中 RF 解决方案的领先供应商 Qorvo®, Inc.(纳斯达克代码:QRVO)今日推出业界首批带有高频体声波 (BAW) 滤波器的 5 GHz 集成前端模块 (iFEM),用于 ......
石榴姐 无线连接
求推荐一款短波天线
我们的接收机主要接收10M、15M两个频点,这两个频点是有国家授时中心发播的标准频率10M、15M(BPM短波时号),,我们现在用的鞭状短波天线,2~3米左右,,但现在15M信号接受的不太好,,能不能 ......
xxhhzz 无线连接
西门子短信模块开发问题
小弟在做一个涉及到短信收发的项目,用的是西门子的MC35i短信模块(AT协议),用了sun的jSMSEngine.jar 一度程序是好用的,但现在一直报无法建立连接,模块无反应的错误,串口连接检查过了,电 ......
virtualqwer 嵌入式系统
磁芯资料
“全数控TI方案电源”将以PC40及相当材料为准 75611 本帖最后由 dontium 于 2011-11-5 15:38 编辑 ]...
dontium DIY/开源硬件专区
已有原理图怎样建立pcb工程文件?
买的Ad14的书上,只介绍怎样新建原理图同时建立pcb工程文件,没有讲:在已有原理图的情况下怎么建立相应的PCB文件?还请大侠们指教指教!...
liweiliang PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2765  1188  352  1872  1140  31  50  26  56  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved